发明名称 |
基于总线低压差分信号传输的双机数据交换模块 |
摘要 |
基于总线低压差分信号传输的双机数据交换模块主要用于完成通信管理单元冗余系统配置下主机与从机间数据交换的功能,保证数据传输的实时性及可靠性,该模块包括:现场可编程门阵列FPGA控制电路(1)、复杂可编程逻辑器件CPLD控制电路(2)、高速双端口RAM存储器控制电路(3)、BLVDS接口电阻匹配电路(4)及电源供给电路(5);其中,现场可编程门阵列FPGA控制电路、复杂可编程逻辑器件CPLD控制电路分别通过数据、地址、控制信号线与高速双端口RAM存储器控制电路以及背板总线端子连接,现场可编程门阵列FPGA控制电路通过FPGA器件的差分信号引脚与BLVDS接口电阻匹配电路连接,BLVDS接口电阻匹配电路通过BLVDS输出端子(6)输出信号。 |
申请公布号 |
CN100498619C |
申请公布日期 |
2009.06.10 |
申请号 |
CN200710132585.2 |
申请日期 |
2007.09.21 |
申请人 |
江苏金智科技股份有限公司 |
发明人 |
刘俊;王永生;朱华明;伍道勇;陈劼;董雪鹏 |
分类号 |
G05B19/418(2006.01)I;G05B9/03(2006.01)I;H04L25/02(2006.01)I |
主分类号 |
G05B19/418(2006.01)I |
代理机构 |
南京经纬专利商标代理有限公司 |
代理人 |
叶连生 |
主权项 |
1. 一种基于总线低压差分信号传输的双机数据交换模块,其特征是该模块包括:现场可编程门阵列FPGA控制电路(1)、复杂可编程逻辑器件CPLD控制电路(2)、高速双端口RAM存储器控制电路(3)、BLVDS接口电阻匹配电路(4)及电源供给电路(5);其中,现场可编程门阵列FPGA控制电路(1)、复杂可编程逻辑器件CPLD控制电路(2)分别通过数据、地址、控制信号线与高速双端口RAM存储器控制电路(3)以及背板总线端子(7)连接,现场可编程门阵列FPGA控制电路(1)通过FPGA器件的差分信号引脚与BLVDS接口电阻匹配电路(4)连接,BLVDS接口电阻匹配电路(4)通过BLVDS输出端子(6)输出信号。 |
地址 |
211100江苏省南京市江宁经济技术开发区将军大道100号 |