发明名称 |
具有紧凑数据寄存器的非易失性存储器存储及读取方法 |
摘要 |
本发明揭示一种能够对大量存储单元进行并行读取和写入的非易失性存储装置,其具有一可将多个读取/写入电路的冗余度降至最低的架构。在一个方面中,与所述多个读取/写入电路相关联的数据锁存器具有I/O功能且以一紧凑方式耦合以用于存储及串行传输。其由一或多个链路模块链构建而成,这些链路模块可选择性地表现为反相器或锁存器。一种方法能够通过在一组主链路模块与明显更小的一组从链路模块之间轮转数据而使所用链路模块的数量最少。 |
申请公布号 |
CN100490000C |
申请公布日期 |
2009.05.20 |
申请号 |
CN03824771.2 |
申请日期 |
2003.09.17 |
申请人 |
桑迪士克股份有限公司 |
发明人 |
若尔-安德里安·瑟尼 |
分类号 |
G11C7/10(2006.01)I;G11C19/28(2006.01)I |
主分类号 |
G11C7/10(2006.01)I |
代理机构 |
北京律盟知识产权代理有限责任公司 |
代理人 |
刘国伟 |
主权项 |
1、一种在一非易失性存储装置中的一链路模块链中存储N个数据项的方法,其包括:(a)提供一包括至少N个链路模块的链,其中每一模块均可控制以表现为一反相器或一锁存器;(b)自一与一第一链路模块对置的端部将所述N个数据项串行输入至所述链;(c)在控制所述第一链路模块表现为一锁存器且所有中间的链路模块表现为反相器的同时,将一第一数据项锁存入所述第一链路模块;(d)在控制一下一链路模块表现为一锁存器且所有中间的链路模块表现为反相器的同时,将一下一数据项锁存入所述下一链路模块;及(e)重复步骤(d),直至所有N个数据项均已被存储在所述链中为止。 |
地址 |
美国加利福尼亚州 |