发明名称 特殊状态平滑转移到正常有效状态的存储器件及驱动方法
摘要 包括需要刷新的存储核心电路的半导体器件中,时钟信号修改电路接收外部时钟信号,产生修改后的时钟信号,其从将控制从有效模式切换为特殊模式的定时开始到在将控制从所述特殊模式切换为有效模式之后已经过去外部时钟信号的至少一个时钟脉冲时间周期的定时内无效。强制刷新请求信号产生电路以预定的周期产生强制刷新请求信号和具有与强制刷新请求信号相同周期的内部时钟信号。全时刷新请求信号产生电路产生与修改后的时钟信号和内部时钟信号同步的全时刷新请求信号。多路复用器在特殊模式下选择强制刷新请求信号,在实际模式下选择全时刷新请求信号。
申请公布号 CN100452238C 申请公布日期 2009.01.14
申请号 CN200510065747.6 申请日期 2005.04.14
申请人 恩益禧电子股份有限公司 发明人 高桥弘行;加藤义之
分类号 G11C11/406(2006.01);G11C11/407(2006.01) 主分类号 G11C11/406(2006.01)
代理机构 中科专利商标代理有限责任公司 代理人 朱进桂
主权项 1、一种包括需要刷新操作的存储核心电路(9)的半导体存储器件,包括:时钟信号修改电路(1,2),用于接收外部时钟信号(CLK),以产生修改后的时钟信号(CLK’),修改后的时钟信号(CLK’)定时一到定时二的期间内无效,所述定时一是将控制从有效模式切换为特殊模式的定时,所述定时二是在将控制从所述特殊模式切换为所述有效模式之后已经过去所述外部时钟信号的至少一个时钟脉冲时间周期的定时;强制刷新请求信号产生电路(3),用于以预定的时间周期产生强制刷新请求信号(REFB)和具有与所述强制刷新请求信号相同周期的内部时钟信号;全时刷新请求信号产生电路(4),与所述时钟修改电路相连,用于产生与所述修改后的时钟信号和所述内部时钟信号同步的全时刷新请求信号(REFA);多路复用器(5),与所述强制刷新请求信号产生电路和所述全时刷新请求信号产生电路相连,用于在所述特殊模式下选择所述强制刷新请求信号,而在所述有效模式下选择所述全时刷新请求信号;刷新脉冲产生电路(7),与所述多路复用器相连,用于根据由所述多路复用器选择的所述强制刷新请求信号和所述全时刷新请求信号之一,产生刷新脉冲信号(REFP),并将所述刷新脉冲信号传输给所述存储核心电路;以及读/写脉冲产生电路(10),与所述时钟信号修改电路相连,用于产生与所述修改后的时钟信号同步的读/写脉冲信号(RWP),并将所述读/写脉冲信号传输给所述存储核心电路。
地址 日本神奈川县