发明名称 DISPOSITIF D'EXECUTION D'OPERATIONS DE CALCUL EN VIRGULE FLOTTANTE, PAR MEMORISATION MULTIPLE
摘要 <P>Dispositif d'exécution d'opérations de calcul en virgule flottante pour effectuer des multiplications sur des nombres codés en binaire. </P><P>Ce dispositif permet de multiplier un multiplicande par sélection de sous-multiples de ce multiplicande conformément aux bits d'un multiplicateur par des moyens comprenant des emplacements de mémoire à accés sélectif pour mémoriser un nombre prédéterminé de chiffres de sous-multiple différents pour avoir une relation prédéterminée avec les valeurs des bits dudit multiplicateur et un emplacement de mémoire pour mémoriser une valeur de produit partiel. La lecture de chiffres de sous-multiple différents pour avoir une relation prédéterminée avec les valeurs des bits dudit multiplicateur et un emplacement de mémoire pour mémoriser une valeur de produit partiel. La lecture de chiffres d'un sous-multiple en mémoire est réalisée par un circuit de sélection relié à des moyens de décalage de chiffres du multiplicateur. Un nouveau produit partiel à mémoriser est déterminé par une unité arithmétique et logique qui additionne le produit partiel dudit emplacement de mémoire aux chiffres d'un sous-multiple suivant dudit multiplicande. </P><P>Application à l'utilisation de puces de microprocesseur en circuits intégrés.</P>
申请公布号 FR2397677(A1) 申请公布日期 1979.02.09
申请号 FR19780020915 申请日期 1978.07.12
申请人 HONEYWELL INFORMATION SYSTEMS 发明人
分类号 G06F7/487;F02B75/02;G06F7/508;G06F7/52;G06F7/527;(IPC1-7):G06F7/52 主分类号 G06F7/487
代理机构 代理人
主权项
地址