发明名称 带衰落信道仿真器的实现方法
摘要 带衰落信道仿真器的实现方法,利用成型滤波器法对瑞利平坦衰落信道的Clarke模型进行仿真得到具有功率谱密度的可分辨径信道的复随机变量;采用多个可分辨径信道,频率选择性衰落信道可由以上各独立子信道的线性加权a<SUB>l</SUB>和线性延迟τ<SUB>l</SUB>的加权组合得到;根据给出的Cost207信道环境及信道模型,采用Matlab及CCS Simulation仿真出相应的衰落信道;对仿真出的衰落信道利用DSP6000进行实现,通过改变输入参数获得具有不同精度的输出结果;将DSP6000的输出结果经过D/A转换将其变为模拟周期信号,利用示波器对此信号进行观察;最后将示波器输出的波形与理论波形进行对比即可得到带衰落信道的仿真结果。本发明具有很好的仿真参考价值,加之在利用DSP6000实现之前首先进行了软件仿真,因此本发明所得结果与理论结果一致。
申请公布号 CN101282181A 申请公布日期 2008.10.08
申请号 CN200810018139.3 申请日期 2008.05.06
申请人 西安交通大学 发明人 任品毅;汪瑞
分类号 H04B17/00(2006.01);H04B1/707(2006.01);H04L25/03(2006.01) 主分类号 H04B17/00(2006.01)
代理机构 西安通大专利代理有限责任公司 代理人 张震国
主权项 1、带衰落信道仿真器的实现方法,其特征在于:1)首先,利用成型滤波器法对瑞利平坦衰落信道的Clarke模型进行仿真:a、根据要求的仿真精度确定代表功率谱的点的数目N及最大多普勒频移(fm),其中点数越多精度越高,N一般取2的幂,f为多普勒频移;b、采用Δf=2fm/(N-1)得到相邻频域点的间隔,再根据T=1/Δf得到衰落波形的时间周期;c、利用随机数发生器在时域产生两组N点同相、正交的高斯随机序列,对此两组N点高斯随机序列分别做快速傅立叶变换(FFT),即可得相互独立的具有同相和正交复数高斯样本形式的线谱;同相和正交复数高斯线谱与滤波器的功率谱相乘到频域信号;在同相和正交两条通路上,对频域信号进行快速傅立叶反变换(IFFT),得到两个长度为N点的时间序列;将两个长度为N点的时间序列组合得到具有功率谱密度ST(f)的可分辨径信道的复随机变量;2)其次,采用步骤1)产生多个可分辨径信道,同时要保证每个可分辨径之间相互独立且为瑞利平坦衰落信道;频率选择性衰落信道可由以上各独立子信道的线性加权al和线性延迟τl的加权组合得到;3)再次,根据给出的Cost207信道环境及信道模型,采用Matlab及CCSSimulation仿真出相应的衰落信道;4)接着,根据仿真结果,对仿真出的衰落信道利用DSP6000进行实现,通过改变输入参数获得具有不同精度的输出结果;5)将DSP6000的输出结果经过D/A转换将其变为模拟周期信号,利用示波器对此信号进行观察;6)最后将示波器输出的波形与理论波形进行对比即可得到带衰落信道的仿真结果。
地址 710049陕西省西安市咸宁路28号
您可能感兴趣的专利