发明名称 编码器冗余选择系统和方法
摘要 一种基于使用预测的错误隐藏策略以便隐藏错误的预计成本来选择编码器冗余机制的系统和方法。本发明提供一种用于对数据集进行编码的系统,该系统包括:在当由译码器接收到数据集时该数据集包含错误的情况下,预测该译码器将使用的错误隐藏策略的系统(18);预计使用该错误隐藏策略来隐藏错误的成本的分析系统(20);以及基于使用错误隐藏策略以便隐藏错误的预计成本从而来选择用于对数据集进行编码的冗余机制的系统(24)。本发明还提供了一种用于对数据包进行译码的译码器系统,该系统包括:用于隐藏接收到的有错数据包中的错误的至少一种错误隐藏策略;以及提供关于由译码器系统使用以隐藏错误的错误隐藏策略的反馈信息的反馈系统。
申请公布号 CN100424997C 申请公布日期 2008.10.08
申请号 CN02817869.6 申请日期 2002.08.21
申请人 皇家飞利浦电子股份有限公司 发明人 S·克里斯纳马查里
分类号 H03M13/00(2006.01);H04N7/68(2006.01);H04N7/64(2006.01) 主分类号 H03M13/00(2006.01)
代理机构 中国专利代理(香港)有限公司 代理人 程天正;王勇
主权项 1. 一种用于对数据集(28)进行编码的系统(12),包括:一个错误隐藏预测系统(18),当该数据集被译码器(14)接收到时如果该数据集包含错误,则该错误隐藏预测系统预测该译码器(14)将使用的错误隐藏策略;一个隐藏成本分析系统(20),它预计使用错误隐藏策略来隐藏错误的成本;以及一个冗余选择系统(24),它基于使用错误隐藏策略来隐藏错误的预计成本从而来选择用于对数据集(28)进行编码的冗余机制(21);其中该预计的成本是在隐藏之后的剩余错误以及如该译码器(14)所要求的用以实现该预测的错误隐藏策略的估计的计算资源的量度。
地址 荷兰艾恩德霍芬