发明名称 |
一种位流加法器及采用位流加法器的位流乘法器、鉴相器 |
摘要 |
本发明公开了一种位流加法器及采用位流加法器的位流乘法器、鉴相器。其位流加法器由两个多位加法器、两个延迟单元和一个乘2电路组成,第一多位加法器的输入端接位流信号a、b,其进位为位流加法器的输出,其和的一次延迟输出经乘2电路后送到第二多位加法器的一个输入端,其和的二次延迟输出送到第二多位加法器的另一个输入端,第二多位加法器的输出送到第一多位加法器。本发明的位流处理电路引入的噪声少,结构简单。并且其应用可以对一位Sigma-Delta调制器生成的位流信号进行直接处理,具有占用的硬件资源少,处理精度高等优点。 |
申请公布号 |
CN101320320A |
申请公布日期 |
2008.12.10 |
申请号 |
CN200810031503.X |
申请日期 |
2008.06.16 |
申请人 |
湖南大学 |
发明人 |
何怡刚;唐圣学 |
分类号 |
G06F7/50(2006.01);G06F7/52(2006.01);H03M3/02(2006.01) |
主分类号 |
G06F7/50(2006.01) |
代理机构 |
长沙市融智专利事务所 |
代理人 |
颜昌伟 |
主权项 |
1、一种位流加法器,其特征在于:由两个多位加法器、两个延迟单元和一个乘2电路组成,第一多位加法器的输入端接位流信号a、b,其进位为位流加法器的输出,其和的一次延迟输出经乘2电路后送到第二多位加法器的一个输入端,其和的二次延迟输出送到第二多位加法器的另一个输入端,第二多位加法器的输出送到第一多位加法器。 |
地址 |
410082湖南省长沙市岳麓区麓山南路2号 |