发明名称 非ECC组件中之ECC实作
摘要 一种用来于非错误更正码(ECC)相容组件中执行错误更正码检查之方法和装置。本方法包含接收逻辑位址,其中该逻辑位址映对至记忆体之第一和第二实体位址。记忆体之第一和第二实体位址对应于分别储存资料和相应ECC之记忆体位置。本方法复包括转译逻辑位址成该第一和第二实体位址、通过资料通路存取该资料、通过相同的资料通路各自地存取ECC、以及检查使用该ECC之资料之完整性。
申请公布号 TW200845022 申请公布日期 2008.11.16
申请号 TW097109586 申请日期 2008.03.19
申请人 高级微装置公司 发明人 哈尔特 麦克 约翰;波琳R 史提夫;柯夫 安卓;史坦马恩 玛瑞斯 比瑞特
分类号 G11C29/42(2006.01) 主分类号 G11C29/42(2006.01)
代理机构 代理人 洪武雄;陈昭诚
主权项
地址 美国