发明名称 总线没有出现活动期间停止总线时钟的方法和设备
摘要 当总线没有出现I/O任务时停止总线时钟的方法和装置。在说明性实施方案中,AGP总线(115)将图形控制器(120)连接到核心逻辑(130)以便在两个设备(120、130)间传输数据。控制器(310)为第一和第二设备(120、130)产生第一(AGP总线)时钟信号CLK和第二(内部)时钟信号iclk。如果控制器(310)确定AGP总线上没有图形活动(即,总线空闲),则控制器(310)发出一个停要求停止内部时钟信号iclk。停止要求的处理在AGP总线时钟CLK上延迟7个周期的时期以等待来自图形控制器(120)或核心逻辑(130)的反对意见。如果在7个延迟周期期间收到了反对意见,则不停止内部时钟iclk并将继续运行。可是,如果没有收到反对意见,则将停止内部时钟iclk。如果图形控制器(120)处于低功率或“休眠”态,则AGP总线时钟CLK停止,从而节省了功率。
申请公布号 CN100430862C 申请公布日期 2008.11.05
申请号 CN99809023.9 申请日期 1999.07.26
申请人 英特尔公司 发明人 S·S·曹;N·霍马约恩
分类号 G06F1/10(2006.01) 主分类号 G06F1/10(2006.01)
代理机构 中国专利代理(香港)有限公司 代理人 吴立明;梁永
主权项 1.一种控制总线时钟的方法,所述总线至少连接第一设备和第二设备,且所述总线、第一和第二设备采用多种功率状态中的一种,所述方法包含:为所述总线产生第一时钟信号和给所述第一和第二设备产生第二时钟信号;确定在所述总线上是否出现了I/O通信量;响应确定所述总线没有I/O通信量停止所述第二时钟信号;和如果所述第一和第二设备处在第一功率状态则停止所述第一时钟信号。
地址 美国加利福尼亚州