发明名称 多电源区域的数据保存装置
摘要 本发明公开一种多电源区域的数据保存装置,包括:一时钟脉冲路径,可接收一时钟脉冲信号;一第一锁存器,受控于该时钟脉冲信号;一数据递送路径,位于一数据输入端与一数据输出端之间,而该第一锁存器设置在该数据输入端与该数据输出端之间;一第二锁存器,于一节点连接于该数据递送路径,而该节点设置在该第一锁存器与该数据输出端之间,使该第二锁存器可根据一数据保存信号在一睡眠模式时保留该数据信号;一三态输出逻辑元件,该三态输出逻辑元件配置在该数据传递路径上且受控于该数据保存信号,使得该三态输出逻辑元件在该睡眠模式时可以阻断该数据递送路径。
申请公布号 CN101252349A 申请公布日期 2008.08.27
申请号 CN200810088666.1 申请日期 2008.04.10
申请人 智原科技股份有限公司 发明人 吴政晃;杨智文
分类号 H03K3/037(2006.01) 主分类号 H03K3/037(2006.01)
代理机构 隆天国际知识产权代理有限公司 代理人 陈晨;吴世华
主权项 1. 一种数据保存装置,包括:一时钟脉冲路径,可接收一时钟脉冲信号;一第一锁存器,受控于该时钟脉冲信号;一数据递送路径,位于一数据输入端与一数据输出端之间,而该第一锁存器设置在该数据输入端与该数据输出端之间,使得一数据信号可输入该数据输入端并且根据该时钟脉冲信号而被存储在该第一锁存器并沿着该数据递送路径传递至该数据输出端;一第二锁存器,于一节点连接于该数据传递路径,而该节点设置在该第一锁存器与该数据输出端之间,使该第二锁存器可根据一数据保存信号在一睡眠模式时保留该数据信号;以及一三态输出逻辑元件,该三态输出逻辑元件配置在该数据传递路径上且受控于该数据保存信号,使得该三态输出逻辑元件在该睡眠模式时可以阻断该数据递送路径。
地址 中国台湾新竹