发明名称 |
错误位置识别方法以及结合纯逻辑与物理布局信息的系统 |
摘要 |
一种错误位置识别方法以及结合纯逻辑与物理布局信息的系统,适用于集成电路制造公司不需通过布局对线路图验证工具就可识别位于集成电路中的物理错误位置。该方法包括以下步骤:通过至少一个测试向量测试集成电路以识别集成电路中的错误部分;通过测试向量产生错误部分的分级信息;通过分级信息与平面布置图报告之间的关系来识别集成电路的布局中的错误部分的物理位置;从布局数据库中取得关于错误部分的物理位置的布线路径的布局信息。本发明提供一种不需要通过任何验证信息就可识别并指出IC错误位置的方法以缩短IC制造的回复时间。 |
申请公布号 |
CN100410953C |
申请公布日期 |
2008.08.13 |
申请号 |
CN200610067651.8 |
申请日期 |
2006.03.22 |
申请人 |
台湾积体电路制造股份有限公司 |
发明人 |
郭峰铭 |
分类号 |
G06F17/50(2006.01);G01R31/3177(2006.01) |
主分类号 |
G06F17/50(2006.01) |
代理机构 |
隆天国际知识产权代理有限公司 |
代理人 |
王玉双;高龙鑫 |
主权项 |
1. 一种错误位置识别方法,适用于集成电路制造公司不需通过布局对线路图验证工具就可识别位于集成电路中的物理错误位置,该方法包括以下步骤:通过至少一个测试向量测试所述集成电路以识别所述集成电路中的错误部分;通过所述测试向量产生所述错误部分的分级信息;通过所述分级信息与平面布置图报告之间的关系来识别所述集成电路的布局中的所述错误部分的物理位置;以及从布局数据库中取得关于所述错误部分的物理位置的布线路径的布局信息。 |
地址 |
中国台湾新竹市 |