发明名称 一种用于同步数字传输体系的E2接口装置及方法
摘要 本发明涉及一种实现E2业务在SDH同步数字传输网中传输的接口装置及方法。包括:微处理器控制电路、E2收接口电路、复用解复用电路、锁相环电路、环回控制电路、映射解映射电路以及E2发接口电路。本发明使得现有的E2接口设备在通讯网升级为数字传输时可直接接入,并提供基于SDH平台的统一的网管对这部分E2业务进行统一的调度、管理和监测;所提供的线路侧环回功能可使这部分E2业务在组网方面更为灵活,防止出现多个E2业务必须捆绑在一起传输的情况;还保证了E2业务传输过程中的完整性和传输通道的透明性。
申请公布号 CN100393074C 申请公布日期 2008.06.04
申请号 CN02155129.4 申请日期 2002.12.10
申请人 中兴通讯股份有限公司 发明人 郁志勇
分类号 H04L29/02(2006.01);H04L12/24(2006.01);H04L12/26(2006.01) 主分类号 H04L29/02(2006.01)
代理机构 代理人
主权项 1.一种用于同步数字传输体系的E2接口装置,其特征在于:该装置包括:微处理器控制电路、E2收接口电路、复用解复用电路、锁相环电路、环回控制电路、映射解映射电路以及E2发接口电路;所述微处理器控制电路,用于接收网管维护终端的命令配置E2业务的上下时隙,并根据上下时隙和组网要求对各E2业务进行线路侧环回控制;所述E2收接口电路,用于完成E2业务收接口的隔离和75Ω阻抗匹配,并将线路接口E2业务的三阶高密度双极性码HDB3转换为双轨的单极性码,最后输出给环回控制电路;所述复用解复用电路,该电路的收方向接收环回控制电路输出的双轨单极性码数据,从中恢复出8.448MHz的线路时钟并进行解码,转换成不归零码,再将4路的E2信号复用为1路E3信号,该电路的发方向则将1路的E3信号解复用为4路E2信号,并对4路E2信号进行HDB3编码,然后根据锁相环电路提供的时钟分别将4路HDB3编码的E2信号以双轨方式送出给E2发接口电路;所述锁相环电路,该电路配合复用解复用电路工作,根据复用解复用电路提供的鉴相结果调整自身的输出频率,使其能够跟踪源端E2信号时钟,从而平滑复用解复用电路输出的E2信号,保证复用解复用电路的正常工作,防止其内部数据缓冲溢出;所述环回控制电路,该电路接收微处理器控制电路的配置,对收发的各路E2信号进行有选择的环回控制,包括线路侧环回和终端侧环回;所述映射解映射电路,该电路完成E3信号映射到VC-4虚容器中的功能,映射路径符合G.707标准:E3异步映射到C3,C3再映射到VC-3,VC-3添加指针后形成TU-3,TU-3复用到TUG-3,最后再复用到VC-4,对外可提供系统侧接口,用于完成VC-4信号解映射到E3信号的功能,解映射路径与映射路径相反;所述E2发接口电路,该电路完成发送侧E2信号的驱动、隔离和阻抗匹配,并将双轨的单极性码转变为三阶高密度双极性码HDB3。
地址 518057广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦法律部