发明名称 多路解复用发送受控器
摘要 本发明提供一种多路解复用发送受控器,采用ANY-PHY接口标准实现从ATM层到PHY层下行方向的解复用发送,一侧通过ANY-PHY总线与发送主控器相连,另一侧与下行缓冲器相连,包括地址范围译码模块10、TCA响应模块11、下行地址映射模块12和发送控制模块13;通过本发明主控器可以直接查询256个PHY层设备的状态,提高了系统的集成度和综合性能;本发明把一些复用信息放在信元的扩展部分,既灵活地完成多PHY层设备复用的功能,也没有增加系统硬件的额外开销,提高了系统的使用效益。
申请公布号 CN100393053C 申请公布日期 2008.06.04
申请号 CN02112319.5 申请日期 2002.06.27
申请人 中兴通讯股份有限公司 发明人 何珉
分类号 H04L12/28(2006.01);H04L29/10(2006.01);H04Q11/04(2006.01);H04Q3/00(2006.01) 主分类号 H04L12/28(2006.01)
代理机构 代理人
主权项 1.一种多路解复用发送受控器,一侧通过ANY-PHY总线与发送主控器相连,另一侧与下行缓冲器相连,其特征在于,包括地址范围译码模块(10)、TCA响应模块(11)、下行地址映射模块(12)和发送控制模块(13);所述地址范围译码模块(10),接收CPU配置输出的逻辑PHY层设备的范围编码值,译码出可用的PHY层设备的地址范围值,输出给所述TCA响应模块(11)和所述下行地址映射模块(12);所述TCA响应模块(11),接收CPU配置输出的基地址信息和所述地址范围译码模块(10)输出的PHY层设备的地址范围值,与发送主控器发送的地址进行比较,并接收下行缓冲器输出的下行缓冲器状态,输出TCA响应信号给发送主控器;所述下行地址映射模块(12),接收所述发送控制模块(13)输出的“取地址”信号,以及CPU配置输出的基地址信息和所述地址范围译码模块(10)输出的PHY层设备地址范围值,确定发送主控器选定的逻辑PHY层设备,产生写下行缓冲器的高位地址信号输出到所述发送控制模块(13);所述发送控制模块(13),接收CPU配置的信元配置信息、所述下行地址映射模块(12)产生的高位地址信号和发送主控器的信息,完成ANY-PHY总线模式的发送受控时序,并将来自发送主控器的信元完整地写入下行缓冲器中。
地址 518057深圳市南山区高新技术产业园科技南路中兴通讯大厦法律部