摘要 |
Ein erster A/D-Wandler (89) unterzieht ein analoges Signal einer A/D-Wandlung mit einem ersten A/D-Takt, und ein zweiter A/D-Wandler (90) unterzieht das gleiche analoge Signal einer A/D-Wandlung mit einem zweiten A/D-Takt, der von dem ersten A/D-Takt um eine halbe Periode in der Phase verschoben ist. FF-Schaltungen (91a, 92a) speichern die A/D-Wandlungsergebnisse des ersten A/D-Wandlers (89) und des zweiten A/D-Wandlers (90) mit dem ersten A/D-Takt bzw. mit dem zweiten A/D-Takt. FF-Schaltungen (91b, 92b) speichern die Daten der FF-Schaltungen (91a, 92a) mit dem ersten A/D-Takt separat. Die DPRAM (94) schreibt die jeweiligen Daten, die von den FF-Schaltungen (91b, 92b) gespeichert werden, mit dem ersten A/D-Takt als Datengruppe, teilt die Gruppe der geschriebenen Daten in die jeweiligen Daten und liest die jeweiligen Daten mit einem logischen Takt zweimal, um die Daten an eine Integrierschaltung (98) zu geben. |