发明名称 移位寄存电路
摘要 一种移位寄存电路,具有多个串接级的移位缓存单元,包括下列组件:第一晶体管,其栅极耦接反相时钟信号,其第一源/漏极连接到前一串接级的移位缓存单元的输出端;反相装置,具有第一输入及输出端,第一输入端连接到第一晶体管的第一源/漏极;第二晶体管,其栅极连接到第一晶体管的第二源/漏极,其第一源/漏极耦接时钟信号,其第二源/漏极连接到本级移位缓存单元的输出端;第三晶体管,其栅极连接到反相装置的第一输出端,其第一源/漏极连接到本级移位缓存单元的输出端;其第二源/漏极连接到第一电源;以及第四晶体管,其栅极连接到后一串接级的移位缓存单元的输出端,其第一源/漏极连接到第二晶体管的第二源/漏极,其第二源/漏极连接到第一电源。
申请公布号 CN100377258C 申请公布日期 2008.03.26
申请号 CN03141249.1 申请日期 2003.06.04
申请人 友达光电股份有限公司 发明人 尤建盛
分类号 G11C19/28(2006.01);G09G3/36(2006.01) 主分类号 G11C19/28(2006.01)
代理机构 北京市柳沈律师事务所 代理人 王志森;黄小临
主权项 1.一种移位寄存电路,具有多个串接级的移位缓存单元,适用于一时钟信号、一反相时钟信号以及一第一电源,所述移位缓存单元,包括:一第一晶体管,其栅极耦接所述反相时钟信号,其第一源/漏极连接到前一串接级的移位缓存单元的输出端;一反相装置,具有一第一输入端及一第一输出端,所述第一输入端连接到所述第一晶体管的第一源/漏极;一第二晶体管,其栅极连接到所述第一晶体管的第二源/漏极,其第一源/漏极耦接所述时钟信号,其第二源/漏极连接到本级移位缓存单元的输出端;一第三晶体管,其栅极连接到所述反相装置的第一输出端,其第一源/漏极连接到所述本级移位缓存单元的输出端;其第二源/漏极连接到所述第一电源;以及一第四晶体管,其栅极连接到后一串接级的移位缓存单元的输出端,其第一源/漏极连接到所述第二晶体管的第二源/漏极,其第二源/漏极连接到所述第一电源。
地址 台湾省新竹市