发明名称 电荷帮浦时脉产生电路与方法
摘要 本发明是有关于一种电荷帮浦时脉产生电路与方法,此电路包括同步计数器、比较器以及时脉产生电路。同步计数器接收一点时脉以及一重置讯号,用以根据点时脉累加计数值,当重置讯号致能时,将计数值重设为起始值。比较器接收计数值,当计数值大于等于预设值,输出重置讯号。时脉产生电路接收显示时脉以及重置讯号,输出电荷帮浦时脉,当重置讯号致能时,转换电荷帮浦时脉的逻辑状态,当显示时脉由第一状态转为第二状态时,设置电荷帮浦时脉为第一预设逻辑状态。
申请公布号 CN101131806A 申请公布日期 2008.02.27
申请号 CN200610109928.9 申请日期 2006.08.24
申请人 联咏科技股份有限公司 发明人 许量魁;陈章三
分类号 G09G3/36(2006.01);G09G5/00(2006.01);H02M1/08(2006.01);H02M3/07(2006.01) 主分类号 G09G3/36(2006.01)
代理机构 北京中原华和知识产权代理有限责任公司 代理人 寿宁;张华辉
主权项 1.一种电荷帮浦时脉产生电路,其特征在于其包括:一第一同步计数器,接收一点时脉以及一重置讯号,用以根据该点时脉累加一第一计数值,当该重置讯号致能时,将该计数值重设为一第一起始值;一第一比较器,接收该第一计数值,输出该重置讯号,当该第一计数值大于等于一第一预设值,致能该重置讯号;以及一时脉产生电路,接收一显示时脉以及该重置讯号,输出一电荷帮浦时脉,当该重置讯号致能时,转换该电荷帮浦时脉的逻辑状态,当该显示时脉由一第一状态转为一第二状态时,该电荷帮浦时脉为一第一预设逻辑状态。
地址 中国台湾新竹县新竹科学工业园区新竹县创新一路13号2楼