发明名称 驱动电路及驱动方法
摘要 一种驱动电路包括:一条连接至该负载之一个末端的输出线;一条用于供应一个在电位上比一基准电位高之第一电位的第一讯号线;一条用于供应比该基准电位低之第二电位及一个比该第二电位低之第三电位的第二讯号线;及一个连接至该第一讯号线的电位供应电路,其用于把一个比该基准电位低的第四电位(-Vy)供应到该第一讯号线,其中,藉由供应比该基准电位低的第四电位到该第一讯号线,经由该电容器来连接至该第一讯号线之第二讯号线的电位成为一个第三电位,因此该第三电位是从该第二讯号线供应到该电容性负载。
申请公布号 TWI292896 申请公布日期 2008.01.21
申请号 TW093135677 申请日期 2004.11.19
申请人 富士通日立等离子显示器股份有限公司 发明人 松井智哉;富尾重寿;高木彰浩;本哲也;岸智胜
分类号 G09G3/28(2006.01);H01J17/49(2006.01) 主分类号 G09G3/28(2006.01)
代理机构 代理人 恽轶群 台北市松山区南京东路3段248号7楼;陈文郎 台北市松山区南京东路3段248号7楼
主权项 1.一种用于施加电压到电容性负载之矩阵型平板 显示器装置的驱动电路,该驱动电路包含: 一条连接至该电容性负载之一个末端的输出线; 一第一讯号线,该第一讯号线用于经由该输出线来 把在电位上比一基准电位高的第一电位供应到该 电容性负载的一个末端; 一第二讯号线,该第二讯号线用于经由该输出线来 把在电位上比该基准电位低的第二电位和在电位 上比该第二电位低的第三电位供应到该电容性负 载的一个末端; 一个连接在该第一讯号线与该第二讯号线的电容 器;及 一个连接到该第一讯号线的电位供应电路,该电位 供应电路用于把一个比该基准电位低的第四电位 供应到该第一讯号线。 2.如申请专利范围第1项所述的驱动电路,其中,该 电位供应电路包含一个连接在一条用于供应该第 四电位之第一电源线与该第一讯号线之间的第一 开关。 3.如申请专利范围第1项所述的驱动电路,更包含: 一个连接在该用于供应该第四电位之第一电源线 与该第一讯号线之间的斜波产生电路。 4.如申请专利范围第2项所述的驱动电路,其中,该 第四电位是为一个比该基准电位低了一个在该第 二电位与该第三电位之间之电位差的电位。 5.如申请专利范围第1项所述的驱动电路,其中,该 驱动电路把一个比该基准电位低的电位从该电位 供应电路供应到该第一讯号线,并且把该第三电位 经由该输出线来从该第二讯号线供应到该电容性 负载的一个末端。 6.如申请专利范围第1项所述的驱动电路,更包含: 一个用于控制在该输出线与该第一讯号线之间之 连接的第二开关;及 一个用于控制在该输出线与该第二开关之间之连 接的第三开关, 其中,该电位供应电路是串联地连接至该第二开关 。 7.如申请专利范围第1项所述的驱动电路,其中,一 个比该基准电位低的电位是在该第二开关与该第 三开关依序选择地运作时从该电位供应电路被供 应到该第一讯号线。 8.如申请专利范围第1项所述的驱动电路,其中,一 个比该基准电位低的电位是在该第二开关与该第 三开关重覆地对该电容性负载充电/放电时从该电 位供应电路被供应到该第一讯号线。 9.如申请专利范围第1项所述的驱动电路,更包含: 一个连接在至少该第一讯号线或该第二讯号线与 一条供应该基准电位之第二电源线之间的线圈电 路。 10.如申请专利范围第9项所述的驱动电路,其中,该 线圈电路包括一个线圈和一个开关。 11.如申请专利范围第10项所述的驱动电路,其中,在 该线圈电路中的开关在一个比该基准电位低的电 位从该电位供应电路被供应到该第一讯号线时被 关闭。 12.如申请专利范围第1项所述的驱动电路,其中,该 基准电位是为地电位位准。 13.一种用于施加电压到电容性负载之矩阵型平板 显示器装置的驱动电路,该驱动电路包含: 一条连接至该电容性负载的输出线; 串联地连接在一条用于供应与一基准电位不同之 第一电位之第一电源线与一条用于供应该基准电 位之第二电源线之间的第一和第二开关; 一电容器,其之一个端是连接到一个在该第一与第 二开关之间的连接点; 一个连接在该电容器之另一个端与该第二电源线 之间的第三开关; 一条连接至该电容器之一个端,及经由该输出线来 连接至该电容性负载之一个末端的第一讯号线; 一条经由该输出线来连接至该电容性负载之一个 末端和连接至该电容器之另一个端的第二讯号线; 一个连接在一条用于供应一个比该基准电位低且 比在该基准电位与该第一电位之间之电位差小之 第二电位的第三电源线之间的第四开关。 14.如申请专利范围第13项所述的驱动电路,更包含: 一个控制在该输出线与该第一讯号线之间之连接 的第五开关;及 一个控制在该输出线与该第二讯号线之间之连接 的第六开关。 15.如申请专利范围第13项所述的驱动电路,更包含: 一个连接在至少该第一讯号线或该第二讯号线与 该第二电源线之间的线圈电路。 16.如申请专利范围第13项所述的驱动电路,更包含: 一个斜波产生电路,在该斜波产生电路中,一个电 阻器和一个第七开关是串联地连接在该第三电源 线与该第一讯号线之间。 17.如申请专利范围第15项所述的驱动电路,至少更 包含: 一个线圈电路,在该线圈电路中,一个线圈和一个 第八开关是串联地连接在该第一讯号线与该第二 电源线之间。 18.如申请专利范围第13项所述的驱动电路,其中,该 基准电位是为地电位位准。 19.一种驱动方法,使用用于施加电压至电容性负载 之矩阵型平板显示器装置的驱动电路,该驱动电路 包含: 一条连接至该电容性负载之一个末端的输出线; 一第一讯号线,该第一讯号线用于经由该输出线来 把一个在电位上比一基准电位高的第一电位供应 到该电容性负载的一个末端; 一第二讯号线,该第二讯号线用于经由该输出线来 把一个在电位上比该基准电位低的第二电位及一 个在电位上比该第二电位低的第三电位供应到该 电容性负载的一个末端; 一个连接在该第一讯号线与该第二讯号线之间的 电容器;及 一个连接至该第一讯号线的电位供应电路,该电位 供应电路用于把一个比该基准电位低的电位供应 到该第一讯号线, 其中,该驱动方法包含: 从该电位供应电路供应一个比该基准电位低的电 位到该第一讯号线;及 经由该输出线从该第二讯号线供应该第三电位到 该电容性负载的一个末端。 20.一种驱动方法,使用用于施加电压至电容性负载 之矩阵型平板显示器装置的驱动电路,该驱动电路 包含: 一条连接至该电容性负载之一个末端的输出线; 串联地连接在一条用于供应一个与该基准电位不 同之第一电位之第一电源线与一条用于供应该基 准电位之第二电源线之间的第一和第二开关; 一电容器,其之一个端是连接至该第一和第二开关 的连接点; 一个连接在该电容器之另一个端与该第二电源线 之间的第三开关; 一条经由该输出线来连接至该电容性负载之一个 末端及连接至该电容器之一个端的第一讯号线; 一条经由该输出线来连接至该电容性负载之一个 末端及连接至该电容器之另一个端的第二讯号线; 及 一个连接在一条用于供应一个比该基准电位低,且 比在该基准电位与该第一电位之间之电位差小之 第二电位之第三电源线之间的第四开关, 其中,该驱动方法包含: 藉由把该第一至第三开关关闭及把该第四开关开 启来从该第二讯号线供应一个电位到该电容性负 载的一个末端。 图式简单说明: 第1图是为一个显示第一实施例之驱动电路之结构 例子的图示; 第2图是为一个显示于在第1图中所示之驱动电路 中之在一位址周期期间一驱动波形之例子的图示; 第3图是为一个显示于在第1图中所示之驱动电路 中之在一维持放电周期期间一驱动波形之例子的 图示; 第4图是为一个显示于在第1图中所示之驱动电路 中之在该维持放电周期期间一驱动波形之另一例 子的图示; 第5图是为一个显示第二实施例之驱动电路之结构 例子的图示; 第6图是为一个显示于在第5图中所示之驱动电路 中之在该位址周期期间该驱动波形之例子的图示; 第7图是为一个显示于在第5图中所示之驱动电路 中之在该维持放电周期期间该驱动波形之例子的 图示; 第8图是为一个显示该第二实施例之驱动电路之另 一个结构例子的图示; 第9图是为一个显示该第二实施例之驱动电路之又 另一个结构例子的图示; 第10图是为一个显示该第二实施例之驱动电路之 再又另一个结构例子的图示; 第11图是为一个显示本发明之实施例之AC驱动型PDP 装置之运作的波形图; 第12图是为一个显示该AC驱动型PDP装置之整体结构 的图示; 第13A、13B和13C图是为显示一个为该AC驱动型PDP装 置中之一像素之在行i,列j之细胞Cij之横截面结构 的图示; 第14图是为一个显示在该AC驱动型PDP装置中之驱动 电路之结构的图示; 第15图是为一个显示在第12图中所示之AC驱动型PDP 装置之运作的波形图;及 第16图是为一个显示在该AC驱动型PDP装置中之驱动 电路之另一个结构的图示。
地址 日本
您可能感兴趣的专利