摘要 |
Proceso para conversión en frecuencia, utilizando un cálculo dinámico de fases de interpolación, de una señal de entrada de vídeo a una frecuencia F1 definida por una señal de sincronización S1 en una señal de salida de vídeo a una frecuencia variable F2 definida por una señal de sincronización S2, que comprende la escritura en una memoria (8) de la señal de entrada a partir de un puntero de escritura PW y la lectura de la memoria, para obtener la señal de salida, caracterizado porque al recibir la señal de sincronización S1 se almacena la posición del puntero de escritura PW a fin de proporcionar un valor PW_IN y al recibir la señal de sincronización S2 a fin de proporcionar un valor PW_OUT y porque se calcula dinámicamente una fase de interpolación a (12, 13, 14, 15) conforme a: si PW_OUT = PW_IN o si si PW_OUT < PW_IN (Ver fórmulas) donde DeltaPW_FIELD es la cantidad de memoria necesaria para almacenar un campo o trama de la señal de entrada, siendo NCAP la capacidad de la memoria (8) expresada en términos del número de campos o tramas. y porque lleva a cabo una interpolación de fase (20) correspondiente a dicho valor.
|