发明名称 完全缓存OLED显示屏列控制电路
摘要 本发明涉及一种完全缓存OLED显示屏列控制电路。它包括输入数据为串行输入信号和输出数据为串行输出信号的串行器,以及从串行器输入串行数据的缓存器,还包含有从缓存器输入所有数据和输出列数据的选择器,串行器有使能端输入串行使能信号,缓存器输入的锁入信号和清零信号为同步信号,选择器有选择端输入选择权值输入信号,串行器、缓存器和选择器采用统一的全局时钟。本发明电路中,适当增大图像缓存,以提高显示的扫描效率并降低扫描中的亮度损失。
申请公布号 CN101064091A 申请公布日期 2007.10.31
申请号 CN200610118169.2 申请日期 2006.11.09
申请人 上海大学 发明人 陈章进;徐美华;冉峰;郑方;姜玉稀
分类号 G09G3/32(2006.01);G09G3/30(2006.01);G09G3/20(2006.01);H05B33/08(2006.01);H05B33/14(2006.01);H05B37/02(2006.01);H01L51/50(2006.01);H01L27/32(2006.01) 主分类号 G09G3/32(2006.01)
代理机构 上海上大专利事务所 代理人 何文欣
主权项 1.一种完全缓存OLED显示屏列控制电路,包括输入数据为串行输入信号cdin(22)和输出数据为串行输出信号cdout(23)的串行器(31),以及从串行器(31)输入串行数据sdata(44)的缓存器(32),其特征在于:(1)还包含有从缓存器(32)输入所有数据1data(49)和输出列数据cdata(27)的选择器(33);(2)所述的串行器(31)有使能端输入串行使能信号cdena(48);(3)所述的缓存器(32)输入的锁入信号1atch(25)和清零信号clrn(26)为同步信号;(4)所述的选择器(33)有选择端输入选择权值输入信号sel(40);(5)所述的串行器(31)、缓存器(32)和选择器(33)采用统一的全局时钟clk(41)。
地址 200444上海市宝山区上大路99号