发明名称 | 用于DC-DC转换器的控制电路和控制方法 | ||
摘要 | 本发明的目的是提供一种用于电流模式控制类型DC-DC转换器的控制电路和控制方法,使该转换器即使在占空比不小于50%时也能够防止分谐波振荡,并且能够防止开关频率随输入电压波动。当高电平输出信号Vo1被输入到触发器FF的复位输入端R时,晶体管FET1截止。相位比较器FC根据延迟信号FP和参考时钟信号FR之间的相位差输出比较结果信号CONT。延迟电路DLY从晶体管FET1截止起经过根据比较结果信号CONT调节的延时DT后输出高电平延迟信号FP。晶体管FET1根据高电平延迟信号FP的输入而导通。 | ||
申请公布号 | CN1980026A | 申请公布日期 | 2007.06.13 |
申请号 | CN200610067019.3 | 申请日期 | 2006.03.31 |
申请人 | 富士通株式会社 | 发明人 | 长谷川守仁 |
分类号 | H02M3/155(2006.01) | 主分类号 | H02M3/155(2006.01) |
代理机构 | 北京东方亿思知识产权代理有限责任公司 | 代理人 | 赵淑萍 |
主权项 | 1.一种电流模式控制类型DC-DC转换器的控制电路,其根据时钟信号来控制主开关晶体管,包括:定时调节电路,其输出用于确定使所述主开关晶体管从第二状态转变到第一状态的定时的定时信号;以及相位比较器,其检测所述定时信号和所述时钟信号之间的相位差,以根据所述相位差来向所述定时调节电路输出相位差信号,其中在所述定时信号的相位超前所述时钟信号的相位时,所述定时调节电路根据相位的提前量来延长在所述主开关晶体管从所述第一状态转变到所述第二状态后,直到所述定时调节电路输出所述定时信号为止的延时;并且在所述定时信号的相位落后于所述时钟信号的相位时,所述定时调节电路根据相位的延迟量来缩短所述延时。 | ||
地址 | 日本神奈川县 |