发明名称 ZQ-Eichergebnis rückkoppelnde DLL-Schaltung und dieselbe enthaltende Halbleitervorrichtung
摘要 Eine Schaltung (8) variabler Verzögerungsgröße, die zum Ändern einer Verzögerungsgröße gemäß einem ZQ-Eichergebnis ausgelegt ist, wird in einen Weg eines DQ-Replica-Systems eingefügt. Die Verzögerungsgröße des Wegs des DQ-Replica-Systems ist variabel und wird so angepasst, um eine Versatzdifferenz einer Zeitabstimmung zwischen einem DQ-Puffersystem und einem DQ-Replica-System konstant zu gestalten. Das ZQ-Eichergebnis ändert sich abhängig von Variationen in Temperatur, Spannung und Herstellung. Deshalb werden durch Erhalten der Verzögerungsgröße entsprechend diesen Variationen eine DLL-Schaltung mit hoher Genauigkeit, die die Versatzdifferenz konstant gestalten kann, und eine Halbleitervorrichtung erhalten, die eine solche DLL-Schaltung enthält.
申请公布号 DE102006049909(A1) 申请公布日期 2007.06.06
申请号 DE20061049909 申请日期 2006.10.23
申请人 ELPIDA MEMORY INC. 发明人 FUJISAWA, HIROKI;TAKISHITA, RYUJI
分类号 G11C7/22;G06F1/10;G11C11/401;G11C11/407;G11C11/4076;G11C11/4093;H03K5/13;H03K5/135;H03L7/081 主分类号 G11C7/22
代理机构 代理人
主权项
地址