发明名称 可避免栓锁的半导体电路
摘要 本发明揭露一种半导体组件,其可以避免栓锁机制。关于一实施例,其包括第一N型区域、与第一N型区域相邻的第二N型区域、以及位于第一与第二N型区域之间的P型区域。在第一N型区域中配置有一个或多个P型金属-氧化物-半导体(PMOS)组件,在第二N型区域中配置有一个或多个PMOS组件,在P型区域中配置有一个或多个防护环。此半导体组件可以免于栓锁。
申请公布号 CN1959989A 申请公布日期 2007.05.09
申请号 CN200610148647.4 申请日期 2006.11.22
申请人 威盛电子股份有限公司 发明人 布克林;陈科远
分类号 H01L27/04(2006.01) 主分类号 H01L27/04(2006.01)
代理机构 北京市柳沈律师事务所 代理人 陶凤波
主权项 1.一种半导体电路,包括:第一N型区域,其中在该第一N型区域中配置有一个或多个第一P型金属-氧化物-半导体组件;与该第一N型区域相邻的第二N型区域,其中在该第二N型区域中配置有一个或多个第二P型金属-氧化物-半导体组件;以及位于该第一与该第二N型区域之间的P型区域,其中在该P型区域中配置有至少一个防护环。
地址 中国台湾台北县