发明名称 | 驱动电路 | ||
摘要 | 一种驱动电路,包括:第一和第二串联连接的三端子有源元件,所述第一和第二三端子有源元件的每一个具有放大功能和栅极、漏极和源极,每一个三端子有源元件的漏极和源极在地电位和电源电位之间串联连接;以及接收相同输入信号的第一和第二延迟装置,其中,将所述第一和第二延迟装置的输出分别连接到所述第一和第二三端子有源元件的栅极,所述第二延迟装置的延迟量大于所述第一延迟装置的延迟量,和所述第一延迟装置的延迟量是包括零的有限值;其中,一负载连接在第一和第二三端子有源元件的漏极中靠近电源电位的那个漏极,并且,随着直流输入电平的增加或减少,所述第一和第二三端子有源元件的漏极和源极之间的电平的减少或增加方向是一致的。 | ||
申请公布号 | CN1311636C | 申请公布日期 | 2007.04.18 |
申请号 | CN03127455.2 | 申请日期 | 2003.08.07 |
申请人 | 日本电信电话株式会社 | 发明人 | 楳田洋太郎;神田淳 |
分类号 | H03K19/094(2006.01) | 主分类号 | H03K19/094(2006.01) |
代理机构 | 中科专利商标代理有限责任公司 | 代理人 | 朱进桂 |
主权项 | 1.一种驱动电路,包括:第一和第二串联连接的三端子有源元件(T1、T2;T21、T22),所述第一和第二三端子有源元件(T1、T2;T21、T22)的每一个具有放大功能和栅极、漏极和源极,每一个三端子有源元件(T1、T2;T21、T22)的漏极和源极在地电位(GND)和电源电位(Vdd)之间串联连接;以及接收相同输入信号的第一和第二延迟装置(DL1,DL2),其中,将所述第一和第二延迟装置(DL1,DL2)的输出分别连接到所述第一和第二三端子有源元件(T1、T2;T21、T22)的栅极,所述第二延迟装置(DL2)的延迟量大于所述第一延迟装置的延迟量,和所述第一延迟装置(DL1)的延迟量是包括零的有限值;其中,一负载连接在第一和第二三端子有源元件的漏极中靠近电源电位的那个漏极,并且,随着直流输入电平的增加或减少,所述第一和第二三端子有源元件的漏极和源极之间的电平的减少或增加方向是一致的。 | ||
地址 | 日本东京 |