发明名称 锁相环电路
摘要 锁相环电路(PLL-电路),包括相位比较器(30)、压控振荡器(VCD)以及控制器。所述相位比较器(30)检测输入参考信号U<SUB>ref</SUB>和输入信号U<SUB>p,in</SUB>之间的相位差Φ,其中,K<SUB>P</SUB>是所述相位比较器的相位检测器增益;所述压控振荡器(VCD)根据输入信号U<SUB>vco,in</SUB>生成具有角频率ω<SUB>vco,out</SUB>的周期性输出信号U<SUB>vco,out</SUB>,其中,K<SUB>vco</SUB>是所述压控振荡器的压控振荡器增益;所述控制器在所述锁相环电路工作期间控制相位检测器增益K<SUB>P</SUB>,从而使环路增益K:=K<SUB>P</SUB>*K<SUB>vco</SUB>在所述锁相环电路工作期间保持在预定范围内。
申请公布号 CN1943114A 申请公布日期 2007.04.04
申请号 CN200580011039.2 申请日期 2005.04.11
申请人 皇家飞利浦电子股份有限公司 发明人 温弗里德·比尔斯
分类号 H03L7/089(2006.01);H03L7/093(2006.01);H03L7/107(2006.01) 主分类号 H03L7/089(2006.01)
代理机构 永新专利商标代理有限公司 代理人 王英
主权项 1、锁相环电路(PLL-电路),包括:相位比较器(30),检测输入参考信号Uref和输入信号Up,in之间的相位差ΔΦ,其中,KP是所述相位比较器的相位检测器增益;压控振荡器(VCD),根据输入信号Uvco,in生成具有角频率ωvco,out的周期性输出信号Uvco,out,其中,Kvco是所述压控振荡器的压控振荡器增益;以及控制器,在所述锁相环电路工作期间控制所述相位检测器增益KP,从而使环路增益K:=KP*Kvco在所述锁相环电路工作期间保持在预定范围内。
地址 荷兰艾恩德霍芬