发明名称 具有像素阵列之装置
摘要 一种像素的装置(10),例如一显示器,具有用于定址各个像素之像素列和栏位址线(18,20),藉以提供信号资料给各个像素(12)或从各个像素读出信号资料。在布满像素电路(16)的基底上提供记忆体单元(22)的一阵列,其中提供记忆体位址电路(24,26,28,30),使资料可写入各个记忆体单元,并可从各个单元(22)读出资料,不受信号资料支配。因此各记忆体单元(22)可不受像素资料的支配而定址。故记忆体单元不形成该像素电路之部分,其允许记忆体以一弹性之方式被使用。举例来说,使用记忆体之目的并不是直接和装置之像素的驱动或定址相关。
申请公布号 TWI277039 申请公布日期 2007.03.21
申请号 TW091116570 申请日期 2002.07.25
申请人 皇家飞利浦电子股份有限公司 发明人 马汀 约翰 爱德华;约翰 理查 亚兰 爱利斯
分类号 G09G3/20(2006.01);G09G3/32(2006.01) 主分类号 G09G3/20(2006.01)
代理机构 代理人 陈长文 台北市松山区敦化北路201号7楼
主权项 1.一种具有像素电子装置,包含: 一像素之阵列,其提供于一基底上且按列及栏配置 并包含像素驱动电路; 复数个像素列及栏位址线,用于定址各个像素位址 ,藉以提供信号资料给各像素或从各像素读出信号 资料;以及 一记忆体单元之阵列,其提供于该基底上并布满于 该像素驱动电路,其中提供记忆体定址电路,以使 资料可写入各记忆体单元并可从各单元读出资料 而不受信号资料的支配。 2.如申请专利范围第1项之电子装置,其中该记忆体 位址电路包含复数个用于定址各记忆体单元位址 之列及栏记忆体位址线。 3.如申请专利范围第1项之电子装置,其中该记忆体 位址电路包含复数个记忆体列位址线,且其中使用 一有关的记忆体列位址线与该像素栏位址线中之 一者来定址各记忆体单元。 4.如申请专利范围第1项之电子装置,其中该记忆体 位址电路包含复数个记忆体栏位址线,且其中使用 一有关的记忆体栏位址线与该等像素列位址线中 之一者来定址各记忆体单元。 5.如申请专利范围第1、2、3或4项之电子装置,其中 各记忆体单元包含一电晶体及一电容器,该电晶体 允许该电容器从一共同电源被充电,否则便使该电 容器与该共同电源绝缘。 6.如申请专利范围第1、2、3或4项之电子装置,其包 含一液晶显示装置,其中各像素包含一定址电晶体 及一储存电容器,该定址电晶体允许该电容器从一 共同电源被充电,否则便使该电容器与该共同电源 绝缘。 7.如申请专利范围第1、2、3或4项之电子装置,其包 含与像素相同数量的记忆体单元。 8.如申请专利范围第1、2、3或4项之电子装置,其包 含一些记忆体单元,其为像素数量之整数倍,或相 同数量,或多二之数量。 9.如申请专利范围第1、2、3或4项之电子装置,其中 该记忆体位址电路包含用于在信号资料与记忆体 单元资料格式之间转换的转换电路。 图式简单说明: 图1描述如本发明之一电子装置; 图2描述如本发明之一电子装置的第二范例; 图3描述一本发明可适用的液晶显示; 图4描述用于图2装置之一像素空间的像素与记忆 体电路,其中像素包含液晶显示像素;以及 图5更详细地描述图4之像素与记忆体单元设计。
地址 荷兰