发明名称 时钟和数据恢复电路
摘要 本发明提供一种能够跟踪于频率调制后的输入数据的时钟和数据恢复电路。该电路具有:输入数据信号和同步时钟信号,检测相位的推迟和提前,并输出UP1/DOWN1信号的相位检测器;对UP1/DOWN1信号进行积分并分别输出UP2/DOWN2信号、UP3/DOWN3信号的第1、第2积分器;输入来自第2积分器的UP3/DOWN3信号,输出UP4/DOWN4信号的图形发生器;输入来自第1积分器的UP2/DOWN2信号和来自上述图形发生器的UP4/DOWN4信号,生成并输出UP5/DOWN5信号的混频器;以及根据来自混频器的UP5/DOWN5信号,对输入的时钟信号的相位进行插值并将其输出的相位插值器,从相位插值器输出的时钟信号作为时钟而被反馈输入到相位检测器。
申请公布号 CN1306699C 申请公布日期 2007.03.21
申请号 CN200410049366.4 申请日期 2004.06.11
申请人 恩益禧电子股份有限公司 发明人 青山森繁
分类号 H03K5/13(2006.01);G06F1/06(2006.01) 主分类号 H03K5/13(2006.01)
代理机构 中原信达知识产权代理有限责任公司 代理人 钟强;樊卫民
主权项 1.一种时钟和数据恢复电路,其特征是:具有频率跟踪回路和相位跟踪回路;对输入数据信号和同步时钟信号的相位进行比较的相位检测器,和输入输入时钟信号和控制信号,根据上述控制信号,使输出时钟信号的相位可变,把上述输出时钟作为上述同步时钟而供给上述相位检测器的相位插值器,上述相位检测器和上述相位插值器为上述频率跟踪回路和上述相位跟踪回路所共有;在上述频率跟踪回路中配设有图形发生器,该图形发生器根据上述相位检测器的相位比较结果,生成把来自上述相位插值器的输出时钟信号的频率设定为可变的信号并将其输出;具有根据上述相位跟踪回路的相位检测结果和上述频率跟踪回路中的上述图形发生器的输出,生成对上述相位插值器的上述控制信号的电路。
地址 日本神奈川