发明名称 钞票接受器
摘要 一种钞票接受器,其特征在于:包括两个位于上、下层独立工作的上层处理控制电路及下层处理控制电路,构成对称检测的共轭系统,上层传感器对钞票的双面进行反射、穿透和吸收检测,得出的信号通过上层阻抗匹配电路送到上层处理控制电路,上层处理控制电路的输出通过上层光功率控制电路送到上层光源,下层传感器对钞票的双面进行反射、穿透和吸收的检测,得出的信号通过下层阻抗匹配电路送到下层处理控制电路,下层处理控制电路的输出通过下层光功率控制电路送到下层光源,在上层处理控制电路及下层处理控制电路上还连接有用于产生同步信号的速度检测电路,在上层处理控制电路上连接有一个用于存储钞票数据的存储电路。本发明采用两个位于上、下层独立工作的CPU,构成对称检测的共轭系统,并可进行双波长同步检测和四波长同步检测,实现对钞票面额辨认和防伪识别。
申请公布号 CN1851758A 申请公布日期 2006.10.25
申请号 CN200610035595.X 申请日期 2006.05.25
申请人 何宇斌 发明人 何宇斌
分类号 G07D7/06(2006.01);G07D11/00(2006.01);G07D13/00(2006.01) 主分类号 G07D7/06(2006.01)
代理机构 广州广信知识产权代理有限公司 代理人 石泽智
主权项 1.一种钞票接受器,其特征在于:包括两个位于上、下层独立工作的上层中央处理控制电路(1)及下层中央处理控制电路(2),构成对称检测的共轭系统,上层传感器(3)对钞票的双面进行反射、穿透和吸收检测,得出的信号通过上层阻抗匹配电路(4)送到上层中央处理控制电路(1),上层中央处理控制电路(1)的输出通过上层光功率控制电路(5)送到上层光源(6),下层传感器(7)对钞票的双面进行反射、穿透和吸收的检测,得出的信号通过下层阻抗匹配电路(8)送到下层中央处理控制电路(2),下层中央处理控制电路(2)的输出通过下层光功率控制电路(9)送到下层光源(10),在上层中央处理控制电路(1)及下层中央处理控制电路(2)上还连接有用于产生同步信号的速度检测电路(11),在上层中央处理控制电路(1)上连接有一个用于存储钞票数据的存储电路(12)。
地址 528300广东省佛山市顺德区大良沿江北路加泓电子实业有限公司