发明名称 印刷电路布局方法、印刷电路板、以及电子装置
摘要 本发明有关于一种降低噪声干扰的印刷电路布局方法、印刷电路板、以及电子装置,其主要在于将一般较易辐射噪声的元件及较易受辐射干扰的元件分别直接或间接设置在该印刷电路板的两个表面电路层上、且分属于不同的对应位置,及相对应该较易受辐射干扰的元件所在表面电路层的区域位置,且在于该印刷电路板的其它至少一层以上的内部电路层及另一表面电路层皆形成有一接地平面区,而经压合的每一个电路层的接地平面区间以多个盲孔导通,以将每一接地平面区与其上方或下方的接地平面区连接,进而增加其接地面积的效果;因此,透过上述的设计,即能有效地降低该较易受辐射干扰的元件受到其它元件所辐射的信号干扰。
申请公布号 CN1281104C 申请公布日期 2006.10.18
申请号 CN200410057224.2 申请日期 2004.08.23
申请人 倚天资讯股份有限公司 发明人 高志宏
分类号 H05K1/00(2006.01);H05K9/00(2006.01);H05K1/14(2006.01);H05K3/46(2006.01) 主分类号 H05K1/00(2006.01)
代理机构 北京三友知识产权代理有限公司 代理人 马娅佳
主权项 1、一种降低噪声干扰的印刷电路布局方法,其特征在于,实施于一印刷电路板,该印刷电路板组合有多个电路层,包含:上、下两相反表面的第一表面电路层、第二表面电路层、以及两表面电路层之间至少具有一层的内部电路层,其中该方法包含:于该印刷电路板的第一表面电路层形成一个接地平面区;相对应该第一表面电路层的接地平面区位置,于该第一表面电路层其下方的该内部电路层同样形成一接地平面区;将该内部电路层的接地平面区与该第一表面电路层的接地平面区之间连接导通;于该印刷电路板的第二表面电路层形成至少一个的元件讯号布局区,且其中一个元件讯号布局区的形成位置,相对应该第一表面电路层的接地平面区所在位置。
地址 台湾省台北市