发明名称 数字信号接收电路
摘要 提供即使解调信号中产生直流电位偏置,也可正确重现基带信号的数字信号接收电路。通过延迟峰值检测部13,在比峰值检测部11迟的定时,检测输入信号IN的峰值电平,在峰值差分检测部15检测延迟峰值电平DPL与峰值电平PL的峰值差PLD。复位部17中,当峰值电平PL与底部电平BL的电平差超过输入信号IN的振幅对应的规定值,且峰值差PLD超过允许峰值差PLM时,输出针对底部检测部12的复位信号BRS。从而,底部检测部12输出的底部电平BL,替换成基于最新的输入信号IN的底部电平。
申请公布号 CN1832463A 申请公布日期 2006.09.13
申请号 CN200510108535.1 申请日期 2005.09.30
申请人 冲电气工业株式会社 发明人 水永直;村上忠正
分类号 H04L25/06(2006.01) 主分类号 H04L25/06(2006.01)
代理机构 中国专利代理(香港)有限公司 代理人 杨凯;叶恺东
主权项 1.一种数字信号接收电路,其特征在于具备:峰值检测部,跟随输入信号的电位上升并保持峰值电平,在提供第1复位信号时,复位保持的峰值电平;底部检测部,跟随所述输入信号的电位的降低并保持底部电平,在提供第2复位信号时,复位保持的底部电平;延迟峰值检测部,在比所述峰值检测部迟的定时,跟随所述输入信号的电位的上升,并保持延迟峰值电平;延迟底部检测部,在比所述底部检测部迟的定时,跟随所述输入信号的电位的降低并保持延迟底部电平;峰值差分检测部,检测所述峰值电平和所述延迟峰值电平的差,输出峰值差;底部差分检测部,检测所述底部电平和所述延迟底部电平的差,输出底部差;复位部,当所述峰值电平和所述底部电平的电平差比对应于所述输入信号的振幅设定的规定值大,且所述峰值差超过预先设定的允许峰值差时,输出所述第2复位信号,当该电平差比该规定值大,且所述底部差超过预先设定的允许底部差时,输出所述第1复位信号;比较器,将所述输入信号与由所述峰值电平及所述底部电平获得的基准电位进行比较,重现数字基带信号。
地址 日本东京