发明名称 时钟再生电路
摘要 主时钟信号源(10)产生接收数据的N(N为一正整数)倍位速率频率的主时钟信号。N-进计数器(12)对主时钟信号计数。边缘检测器电路(4)检测接收数据从H电平到L电平的过渡。计数器(8)对主时钟信号计数。当计数变为2N同时产生三个边缘检测信号时,计数器(8)复位N-进计数器(12)。时钟产生单元(14)根据由N-进计数器(12)进行的计数产生一时钟信号。
申请公布号 CN1269332C 申请公布日期 2006.08.09
申请号 CN02805639.6 申请日期 2002.02.25
申请人 TOA株式会社 发明人 江島賢一
分类号 H04L7/02(2006.01) 主分类号 H04L7/02(2006.01)
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 李德山
主权项 1.一种时钟再生电路,包括:一个主时钟信号源,用于产生周期等于接收数据的一位周期的1/N倍的主时钟信号,其中N是正整数;一个模-N计数器,用于对所述主时钟信号计数;边缘检测装置,用于检测在所述接收数据从第一电平到第二电平或从第二电平到第一电平的边缘处出现的过渡,并生成边缘表示信号;一个复位计数器,用于对所述主时钟信号计数,并当在出现等于或大于2的预定数的边缘表示信号的时间段期间所述复位计数器中的计数变为基于所述数N和所述预定数确定的数时,复位所述模-N计数器;以及时钟产生装置,用于根据所述模-N计数器中的计数产生时钟信号。
地址 日本兵库县