发明名称 保险丝控制电路之低功率设计结构
摘要 一种保险丝控制电路之低功率设计结构,主要系以一阻断单元插接于一保险丝控制逻辑电路之控制单元以及保险丝单元之间,该阻断单元具有一可于供电程序当中阻断直流电流通的切换装置,因而得以避免电源供给电压的遽降,并导致不正确的位址、功能和计时选项,藉由该阻断单元的设置,得以排除于保险丝单元未完全烧断时之不确定的逻辑状态,因此于电路的输出上可确保正确的电压水平。
申请公布号 TWI256196 申请公布日期 2006.06.01
申请号 TW094115113 申请日期 2005.05.10
申请人 钰创科技股份有限公司 发明人 施正宗;戎博斗
分类号 H03K19/007;G11C8/20 主分类号 H03K19/007
代理机构 代理人
主权项 1.一种低功率保险丝控制逻辑电路,至少包括: 一控制单元,其具有一第一、第二输入端以及一共 用节点,该第一输入端系接收具有逻辑讯号水平之 供电讯号,而该控制单元另包括一耦合于电源供应 第一电极以及共用节点之间的切换装置,而该控制 单元系用第一数入端来控制保险丝控制逻辑电路 的状态; 一具有第一、第二以及第三电极的阻断单元,而第 一电极系耦合至控制单元的第一电极,第二电极则 耦合至控制单元的共用节点,其中,当供电讯号于 一不启动的逻辑水平时,该阻断单元则阻断于控制 单元内的直流电路径; 一保险丝单元,其具有一可熔装置,该保险丝单元 之一第一电极系耦合至阻断单元的第三电极,且该 保险丝单元控制将电压水平控制于阻断单元的第 三电极上;以及 一驱动单元,其具有一输入端、输出端,该驱动单 元的输入系耦合至控制单元之共用节点上,而该输 出端系耦合至控制单元的第二输入端,另该输出端 可讯号显示该保险丝控制逻辑电路的状态。 2.如申请专利范围第1项所述之电路,其特征在于: 该控制单元系包括第一、第二切换装置,其并联于 电源供应的第一电极以及共用节点之间,而第一切 换装置的控制单元系耦合至控制单元的第一输入 端,且第二切换装置的控制端则耦合至该其第二输 入端。 3.如申请专利范围第1项所述之电路,其特征在于: 该阻断单元包括一耦合于阻断单元之第二、第三 电极之间的切换装置,而该切换装置的控制端则耦 合至阻断单元的第一电极。 4.如申请专利范围第1项所述之电路,其特征在于: 阻断单元的切换装置具有相反于控制单元之切换 装置的导电性。 5.如申请专利范围第1项所述之电路,其特征在于: 当供电讯号设定于不启动的逻辑水平时,不管可熔 装置的状态如何,驱动单元的输出端则驱使至不启 动的逻辑水平。 6.如申请专利范围第1项所述之电路,其特征在于: 当供电讯号设定于启动的逻辑水平时,且可熔装置 被烧断时,则驱动单元的输出端将驱使至不启动的 逻辑水平。 7.如申请专利范围第1项所述之电路,其特征在于: 当供电讯号设定于启动的逻辑水平时,且可熔装置 未被烧断时,则驱动单元的输出端将驱使至启动的 逻辑水平。 8.如申请专利范围第1项所述之电路,其特征在于: 可熔装置的第二电极系耦合至电源供应的第二电 极。 9.一种低功率保险丝控制逻辑电路,至少包括: 一控制单元,其具有一第一、第二输入端以及一共 用节点,该第一输入端系接收具有逻辑讯号「0」 和「1」之供电讯号,而第一输入端耦合至第一切 换装置的控制闸极,而第二输入端则耦合至至第二 切换装置的控制闸极,其中,第一、二切换装置的 第一电极系耦合至电源供应的正电极,而其第二电 极则连接至共用节点上,而该控制单元系用第一输 入端来控制保险丝控制逻辑电路的状态; 一阻断单元包括一具有第一电极和第二电极之第 三切换装置以及一控制闸极,其中,该第三切换装 置的第一电极系耦合至共用节点,而第三切换装置 的控制闸极则耦合至控制单元的第一输入端,另, 当处于供电阶段时,该阻断单元可阻断该控制单元 的直流电路径; 一保险丝单元包括一可熔装置,其一端耦合至第三 切换装置的第二电极,而另一端则耦合至电源供应 的回流端,该保险丝单元的功能在于将电压电平控 制在阻断单元的第二电极上;以及, 一驱动单元包括一输入端和输出端,该驱动单元另 包括一耦合于共用节点和:驱动单元输出端之间的 反向装置,该驱动单元又耦合至第二切换装置的控 制闸极上,另驱动单元之输出端可讯号显示该保险 丝控制逻辑电路的状态。 10.如申请专利范围第9项所述之电路,其特征在于: 第三切换装置具有相反于第一切换装置的导电性 。 11.如申请专利范围第9项所述之电路,其特征在于: 当供电讯号处于逻辑讯号「0」时,不管可熔装置 的状态如何,驱动单元的输出端则被迫具有「0」 的逻辑讯号。 12.如申请专利范围第9项所述之电路,其特征在于: 当供电讯号处于逻辑讯号「1」时,且可熔装置被 烧断时,则驱动单元的输出端则被迫具有「0」的 逻辑讯号。 13.如申请专利范围第9项所述之电路,其特征在于: 当供电讯号处于逻辑讯号「1」时,且可熔装置未 被烧断时,则驱动单元的输出端则被迫具有「1」 的逻辑讯号。 14.如申请专利范围第9项所述之电路,其特征在于: 当供电讯号处于逻辑讯号「1」时,且可熔装置未 完全被烧断时,则驱动单元的输出端则被迫具有「 0」的逻辑讯号。 5.如申请专利范围第9项所述之电路,其特征在于: 第二切换装置与第一切换装置的宽长比(W/L)系于20 :1至5:1的范围内。 16.如申请专利范围第9项所述之电路,其特征在于: 第三切换装置与第二切换装置的宽长比(W/L)系于10 :1至2:1的范围内。 17.一种低功率保险丝控制逻辑电路,至少包括: 一控制单元,其具有一第一、第二输入端以及一共 用节点,该第一输入端系接收具有逻辑讯号「0」 和「1」之供电讯号,而第一输入端耦合至第一切 换装置的控制闸极,而第二输入端则耦合至至第二 切换装置的控制闸极,其中,第一、二切换装置的 第一电极系耦合至电源供应的回流端,而其第二电 极则连接至共用节点上,而该控制单元系用第一输 入端来控制保险丝控制逻辑电路的状态; 一阻断单元包括一具有第一电极和第二电极之第 三切换装置以及一控制闸极,其中,该第三切换装 置的第一电极系耦合至共用节点,而第三切换装置 的控制闸极则耦合至控制单元的第一输入端,另, 当处于供电阶段时,该阻断单元可阻断该控制单元 的直流电路径; 一保险丝单元包括一可熔装置,其一端耦合至第三 切换装置的第二电极,而另一端则耦合至电源供应 的正电极,该保险丝单元的功能在于将电压电平控 制在阻断单元的第二电极上;以及, 一驱动单元包括一输入端和输出端,该驱动单元另 包括一耦合于共用节点和驱动单元输出端之间的 反向装置,该驱动单元又耦合至第二切换装置的控 制闸极上,另驱动单元之输出端可讯号显示该保险 丝控制逻辑电路的状态。 18.如申请专利范围第17项所述之电路,其特征在于: 第三切换装置具有相反于第一切换装置的导电性 。 19.如申请专利范围第17项所述之电路,其特征在于: 当供电讯号处于逻辑讯号「0」时,不管可熔装置 的状态如何,驱动单元的输出端则被迫具有「0」 的逻辑讯号。 20.如申请专利范围第17项所述之电路,其特征在于: 当供电讯号处于逻辑讯号「1」时,且可熔装置被 烧断时,则驱动单元的输出端则被迫具有「0」的 逻辑讯号。 21.如申请专利范围第17项所述之电路,其特征在于: 当供电讯号处于逻辑讯号「1」时,且可熔装置未 被烧断时,则驱动单元的输出端则被迫具有「1」 的逻辑讯号。 22.如申请专利范围第17项所述之电路,其特征在于: 当供电讯号处于逻辑讯号「1」时,且可熔装置未 被完全被绕断时,则驱动单元的输出端则被迫具有 「0」的逻辑讯号。 23.如申请专利范围第17项所述之电路,其特征在于: 第二切换装置与第一切换装置的宽长比(W/L)系于20 :1至5:1的范围内。 24.如申请专利范围第17项所述之电路,其特征在于: 第三切换装置与第二切换装置的宽长比(W/L)系于20 :1至4:1的范围内。 25.一种阻断一保险丝控制逻辑电路的直流电路径 之方法,至少包括下列步骤: a.提供一具有逻辑水平讯号的输入端之控制单元, 其可控制一保险丝控制逻辑电路的状态; b.耦合一阻断单元至控制单元的共用节点,并耦合 阻断单元的输入至控制单元的输入,而当供电讯号 处于逻辑「0」时,阻断单元则可阻断于控制单元 内的直流电路径; c.耦合一具有可熔装置之保险丝单元,其设置于阻 断单元以及一电源供应端之间; d.耦合一驱动单元至控制单元的共用节点,其中,当 供电讯号处于逻辑「1」时,且驱动单元于可熔装 置未烧断时,在输出端上产生一逻辑「1」的讯号, 而当可熔装置烧断时则产生一逻辑「0」的讯号; 以及 e.耦合输出端的输出至控制单元来提供保险丝控 制逻辑电路的闩锁效果。 26.如申请专利范围第25项所述之方法,其特征在于: 当该可熔装置未完全烧断时,该阻断单元可确保共 用节点处于一正电水平,因此于输出端上讯号显示 出一「0」的逻辑讯号。 27.如申请专利范围第25项所述之方法,其特征在于: 于一供电程序当中,该阻断单元系驱使输出端成为 一具有「0」的逻辑讯号。 图式简单说明: 第1A图系习知保险丝控制逻辑电路之电路图。 第1B图系另一习知保险丝控制逻辑电路之电路图 。 第2图系第1A图电路于正常电源供应之输入讯号以 及电 第3图系第1A图电路于不良电源供应之输入讯号以 及电压电平之关系图。 第4A图系本发明第一较佳实施例之方块图。 第4B图系本发明第一较佳实施例之电路图。 第5A图系本发明第二较佳实施例之方块图。 第5B图系本发明第二较佳实施例之电路图。 第6图系本发明较佳实施方法之方块图。
地址 新竹市科学园区科技五路6号