发明名称 |
带有快速中断的数字信号处理器 |
摘要 |
一种带有快速中断的数字信号处理器,属于数字信号处理技术领域。主要包括:程序控制单元、指令选取控制模块,程序控制单元中包括下一条指令选取控制模块,指令寄存器连接到指令选取控制模块上。本发明数字信号处理器的快速中断可以在中断信号到来时不用清空现有的流水线,同时当中断服务程序结束时也不需要额外的时钟周期来恢复芯片处理中断前的状态。这样对于每个中断操作可以节约五到七个时钟周期,大大提高了系统的效率。 |
申请公布号 |
CN1246786C |
申请公布日期 |
2006.03.22 |
申请号 |
CN03115475.1 |
申请日期 |
2003.02.20 |
申请人 |
上海交通大学;上海交大汉芯科技有限公司 |
发明人 |
陈进 |
分类号 |
G06F13/38(2006.01);G06F12/00(2006.01);G06F9/30(2006.01) |
主分类号 |
G06F13/38(2006.01) |
代理机构 |
上海交达专利事务所 |
代理人 |
王锡麟 |
主权项 |
1.一种具有带有快速中断的数字信号处理器,主要包括:地址发生器单元(2)、指令译码单元(3)、数字数据处理单元(4)、数字数据存储器(6),其特征在于还包括程序控制单元(1),程序控制单元(1)中包括指令选取控制模块(15),指令寄存器连接到指令选取控制模块(15)上,指令译码单元(3)连接到程序控制单元(1),程序控制单元(1)连接到地址发生单元、指令译码单元(3)和数字数据处理单元(4),数字数据处理单元(4)双向连接到数字数据存储器(6),地址发生器单元(2)由地址总线连接到数字数据存储器(6),同时数字数据存储器(6)由数据总线连接到地址发生器单元(2)、指令译码单元(3)和数字数据处理单元(4),数字数据总线与数字数据存储器(6)相连,地址发生器单元(2)生成访问数字数据存储器(6)的地址,程序控制单元(1)根据所述指令生成控制所述数字信号处理器的其他单元的操作的命令信号。 |
地址 |
200240上海市闵行区东川路800号 |