发明名称 Level shifter circuit for controlling voltage level of clock signal and inverted clock signal driving gate line of panel of Amorphous Silicon Gate Thin Film Transistor Liquid crystal Display
摘要
申请公布号 KR100555528(B1) 申请公布日期 2006.03.03
申请号 KR20030080190 申请日期 2003.11.13
申请人 发明人
分类号 G02F1/133;G09G3/36;G06F1/04;G09G3/20;H03K17/687;H03K19/0175;H03K19/0185;H04N5/66 主分类号 G02F1/133
代理机构 代理人
主权项
地址