发明名称 判定反馈平衡输入缓冲器
摘要 在判定反馈平衡(DFE)输入缓冲器中,完全补偿诸如符号间干扰(ISI)所造成的误差的时序与电压误差。施加补偿了可能在一定范围的运行条件下生成的时序误差TE或电压误差VE的可变平衡系数。通过这种方式,达到了精确的补偿,从而允许更高的信号可靠性及更高的电路间传送速率。判定反馈平衡(DFE)输入缓冲器包含平衡器,用来响应于可变平衡控制信号放大输入信号与过采样信号之间的电压电平差异,且生成放大输出信号。采样单元响应于采样时钟信号对放大输出信号采样以生成过采样信号。相位检测器响应于过采样信号的相位生成用于控制采样时钟信号的激活的时序的时序控制信号。平衡控制器响应于时序控制信号修改可变平衡控制信号。
申请公布号 CN1716214A 申请公布日期 2006.01.04
申请号 CN200510073878.9 申请日期 2005.05.26
申请人 三星电子株式会社 发明人 孙宁洙
分类号 G06F12/00(2006.01);G11C7/00(2006.01) 主分类号 G06F12/00(2006.01)
代理机构 北京市柳沈律师事务所 代理人 黄小临;王志森
主权项 1.一种判定反馈平衡(DFE)输入缓冲器,包含:平衡器,用来响应于可变平衡控制信号放大输入信号与过采样信号之间的电压电平差异,该平衡器生成放大输出信号;采样单元,用来响应于采样时钟信号对所述放大输出信号采样,以生成所述过采样信号;相位检测器,用来响应于所述过采样信号的相位生成用于控制所述采样时钟信号的激活的时序的时序控制信号;以及平衡控制器,用来响应于所述时序控制信号修改所述可变平衡控制信号。
地址 韩国京畿道