发明名称 Rekonstruktion der Signalzeitgebung in integrierten Schaltungen
摘要 Verbesserte integrierte Schaltungen, Speichereinrichtungen, Schaltungen und Datenverfahren werden beschrieben, die die Einstellung und Rekonstruktion der Signalzeitgebung von Einrichtungen erleichtern, indem eine Schnittstelle vorgesehen wird, die Eingänge und/oder Ausgänge hat, die einstellbar verzögert sind. Dies erlaubt es Ausführungsformen der vorliegenden Erfindung, die Signalverzögerung zu erfassen und einstellbare Eingangs- oder Ausgangsverzögerungen zu nutzen, um die Signalzeitgebungsbeziehungen in der Weise zu korrigieren, dass korrekt getaktete Kommunikationssignale von der internen Schaltung der Einrichtung empfangen werden. In einer Ausführungsform der vorliegenden Erfindung wird ein Register verwendet, um die Zeitgebungsverzögerung von einzelnen Eingangs- und/oder Ausgangssignalen für die Einrichtung einzustellen. Dies erhöht die Robustheit der Einrichtung und ihre Beständigkeit gegen die Verfälschung von Kommunikation oder Daten und erlaubt es, größere Bereiche von Umgebungsbedingungen und Eingangskapazitäten von Systemen oder Kommunikationsbussen zu tolerieren.
申请公布号 DE102004015868(A1) 申请公布日期 2005.10.27
申请号 DE200410015868 申请日期 2004.03.31
申请人 MICRON TECHNOLOGY, INC. 发明人 IVANOV, IVAN I.
分类号 G11C7/22;G11C8/18;G11C16/10;(IPC1-7):G11C7/22 主分类号 G11C7/22
代理机构 代理人
主权项
地址