发明名称 一种低功耗的时钟分配电路
摘要 一个时钟电路通过降低在局部时钟信号上的负载来节省功率。该负载是通过改变锁存器的结构来降低的。通常使用传输门型锁存器,其中使用NFET和PFET二者来控制数据流。这里,PFET已经被去掉因而负载降低了。然而,逻辑1很难通过一个NFET,而且这会增加通过锁存器的上升变化率和上升沿的时延。然而,通过过驱动局部时钟块(LCB)的局部时钟,经由在其主从锁存器中只采用NFET晶体管的分配传输门,将局部时钟驱动给锁存器,可以减轻这一效果。过驱动NFET的栅极使得NFET可以通过一个全电平的逻辑1信号。
申请公布号 CN1224875C 申请公布日期 2005.10.26
申请号 CN200310101757.1 申请日期 2003.10.22
申请人 国际商业机器公司 发明人 B·W·柯伦;E·T·马利
分类号 G06F1/10 主分类号 G06F1/10
代理机构 北京市中咨律师事务所 代理人 于静;李峥
主权项 1.一种用于产生过电压时钟的时钟分配电路,其包括:一个全局时钟输入,一个第一反相器,一个中间的时钟节点,一个第二反相器,进一步包括一个NFET,以及一个PFET,一个地线,一个第一电源,一个第二电源,一个过电压时钟节点,其中所述NFET与地线相连,并且所述PFET与所述第二电源相连,所述全局时钟输入与所述第一反相器相连,所述第一反相器与所述地线、所述第一电源和所述中间的时钟节点相连,所述中间的时钟节点与所述第二反相器相连,所述第二反相器与所述地线、所述第二电源和所述过电压时钟节点相连,以及所述过电压时钟节点与一个NFET传输门锁存器相连,其中,所述第二电源具有一个增加的电压幅度,该幅度能够使所述的传输门将一个高电位的逻辑信号传输到所述的NFET传输门锁存器。
地址 美国纽约