发明名称 用于递归运算数据的电路
摘要 本发明涉及一个电路,该电路基于由至少一个运算设备(31)运算得到的第一数据集运算第二数据集,该运算设备能够在预先定义的多个时钟周期内运算一个数据。该运算设备具有一个输入端(311)和一个输出端(312)。该电路包括传输装置(32),用于在多个时钟周期内将第一数据集的一个数据从所述运算设备的输出端传输到输入端,该时钟周期数量取决于第一数据集的数据数量和预先定义的运算一个数据所必须的时钟周期数量。在每个时钟周期有一个数据通过所述传输装置进行传输。
申请公布号 CN1685620A 申请公布日期 2005.10.19
申请号 CN03822737.1 申请日期 2003.09.10
申请人 皇家飞利浦电子股份有限公司 发明人 S·查潘蒂尔;Y·塔巴科夫
分类号 H03M13/27;G06F7/48 主分类号 H03M13/27
代理机构 中国专利代理(香港)有限公司 代理人 王岳;陈景峻
主权项 1.一种电路,该电路基于由至少一个运算设备(31)运算得到的第一数据集运算第二数据集,该运算设备能够在预先定义的多个时钟周期内运算一个数据,所述运算设备具有一个输入端(311)和一个输出端(312),所述电路的特征在于,它包括传输装置(32),用于在多个时钟周期内将第一数据集的一个数据从所述运算设备的输出端传输到输入端,该时钟周期数量取决于第一数据集的数据数量和预先定义的运算一个数据所必须的时钟周期数量,在每个时钟周期有一个数据通过所述传输装置进行传输。
地址 荷兰艾恩德霍芬