发明名称 具形状因数连接器之记忆体模组
摘要 耦接到单一形状因数连接器以提供模组(即,称之为智慧型堆叠模组)之复数个快闪(固态)媒体,能够直接耦接到具有智慧型堆叠模组控制器之装置。智慧型堆叠模组不包含控制器,并能够由主机侧加以控制。形状因数连接器一般为小型快闪形状因数,或为用于各种不同装置之一些其他的形状因数。于一个较佳的实施例中,智慧型堆叠记忆体模组包含有写入保护开关,该写入保护开关防止在智慧型堆叠模组内的某些记忆体部分的写入。此外,快闪记忆体之部分将分配到用来储存资讯之保密区,以施行各种形式之保密工作。快闪记忆体之另一部分系分配为可选择储存譬如使用者指纹或者视网膜扫描资讯等之生物辨识资讯。于较佳实施例中,智慧型堆叠模组为第一型或第二型小型快闪格式之快闪记忆卡;然而,此快闪记忆卡将不与标准小型快闪阅读机相容,但是将与智慧型堆叠阅读机相容。当可得到较大的快闪记忆体晶片时,便可获得较大的记忆体大小。
申请公布号 TWI238578 申请公布日期 2005.08.21
申请号 TW092105306 申请日期 2003.03.12
申请人 翁斯配克电子公司 发明人 拉里.罗逊.锺斯;斯林那斯.曼巴堪;阿罗基雅士瓦米.温基杜
分类号 H01R24/00;G06K19/073 主分类号 H01R24/00
代理机构 代理人 洪武雄 台北市中正区博爱路80号6楼;陈昭诚 台北市中正区博爱路80号6楼
主权项 1.一种记忆体模组,包括: 记忆体装置,由与记忆体模组独立之主机上的控制 器所控制,该记忆体模组不具有控制器;以及 连接器,耦接至该记忆体装置,其中该连接器具有 与主机接合的形状因数,该形状因数与具有控制器 之不同种类的记忆体模组之形状因数相同,该连接 器与复数种主机接合;以及 于该连接器上之接脚配置,为回应来自独立的主机 之询问而向该独立的主机表示该记忆体模组之种 类并且命令该独立主机使用控制器控制该记忆体 装置。 2.如申请专利范围第1项之记忆体模组,其中该接脚 配置包含第一及第二卡致能接脚,该第一及第二卡 致能接脚为低电位用于向主机表示该记忆体模组 不具有控制器。 3.如申请专利范围第1项之记忆体模组,其中该记忆 体装置具有保密区。 4.如申请专利范围第1项之记忆体模组,其中该记忆 体装置具有生物辨识区。 5.如申请专利范围第1项之记忆体模组,其中该记忆 体装置包含快闪记忆体。 6.如申请专利范围第5项之记忆体模组,其中该形状 因数选自由小型快闪(CF)形状因数、保密数位(SD) 形状因数、多媒体卡(MMC)形状因数以及记忆体条( Memory stick)形状因数所组成之群组之一者。 7.如申请专利范围第5项之记忆体模组,进一步包含 与记忆体装置耦合之随机存取记忆体(RAM)。 8.如申请专利范围第7项之记忆体模组,其中该RAM耦 接于记忆体装置和该连接器之间,以及该RAM包含快 取记忆体。 9.如申请专利范围第1项之记忆体模组,进一步包括 第二连接器,该第二连接器系与第二记忆体模组接 合。 10.如申请专利范围第1项之记忆体模组,其中该复 数个种类的主机包括数置相机、可携式音乐播放 器、个人电脑(PC)、快闪记忆体阅读机和个人数位 辅助器以及任何使用可移动式记忆体之装置。 11.如申请专利范围第7项之记忆体模组,其中使用 者可在检阅储存于RAM中的内容后将内容写入记忆 体装置。 12.一种记忆体模组,包括: 记忆体装置,由主机上的控制器所控制; 连接器,耦接至该记忆体装置,该连接器具有小型 快闪的形状因数,用于与复数个种类的主机接合; 以及 于该连接器上之一组接脚,包含第一及第二卡致能 接脚,该第一及第二卡致能接脚为低电位,用于向 该主机表示该记忆体模组非小型快闪模组,并且用 于命令该主机控制该记忆体装置。 13.如申请专利范围第12项之记忆体模组,其中该记 忆体装置包括保密区,该保密区包括生物辨识区。 14.如申请专利范围第12项之记忆体模组,该记忆体 装置包括快闪记忆体。 15.如申请专利范围第14项之记忆体模组,进一步包 括耦接于记忆体装置和该连接器之间的随机存取 记忆体(RAM)。 16.如申请专利范围第15项之记忆体模组,其中该RAM 包含快取记忆体。 17.一种记忆体模组,包括: 记忆体装置包含保密区; 连接器,耦接至该记忆体装置,该连接器与含有用 于该记忆体装置之控制器之主机接合,该连接器与 复数种主机接合,该连接器具有与一个不同种类的 记忆体模组共有的形状因数;以及 该连接器之一部份,用于向该主机表示该记忆体模 组不具有控制器,并且用于为了回应来自主机的询 问而向主机表示该记忆体模组之种类。 18.如申请专利范围第17项的记忆体模组,其中该快 取记忆体包含随机存取记忆体(RAM)。 19.如申请专利范围第17项的记忆体模组,进一步包 括写入保护开关。 20.如申请专利范围第17项的记忆体模组,其中连接 器的一部份包含第一与第二卡致能接脚,该等卡致 能接脚为低电位以向主机表示该记忆体模组不具 有控制器。 图式简单说明: 第1图显示智慧型堆叠模组。 第2图显示能使用譬如快闪阅读机、数位相机或MP3 游戏机之智慧型堆叠模组之各种应用的范例。 第3图显示如何由装置侦测特定之卡的表。 第4图显示定址该智慧型堆叠模组之表。 第4A图显示智慧型堆叠模组位址线和于小型快闪 卡上之其等效接脚之间关系的表。 第5图显示智慧型堆叠模组,包括有写入保护、保 密区和生物辨识区。 第6图显示设定用于智慧型堆叠模组之保密区的资 料之表。 第7图显示将随机存取记忆体加至智慧型堆叠模组 以改进性能。 第8图显示依照本发明之菊花状链接复数个智慧型 堆叠模组。 第9图显示作为扩充底板之智慧型堆叠模组。
地址 美国