发明名称 操作半导体存储装置的方法及半导体存储装置
摘要 本发明与一种用于操作一半导体存储装置的方法有关,其包括下列步骤:-提供一第一定时器信号(CK);-提供一第二定时器信号(DK),其实质上独立于该第一定时器信号(CK);-提供一数据确认信号(DVLD),其可以设定至少一第一数值以及一第二数值,其中-当源自及/或到达该半导体存储装置的数据传回并未发生时,该数据确认信号(DVLD)会设定该第一数值;以及-当源自及/或到达该半导体存储装置的数据传输发生时,该数据确认信号(DVLD)会设定该第二数值;-与该第一定时器信号(CK)同步地将一写入指令(W)传输至该半导体存储装置;-设定该数据确认信号(DVLD),以使得其设定该第二数值;以及-在该数据确认信号(DVLD)已经被设定时,与该第二定时器信号(DK)同步地读取数据(D0-D3)。本发明也涉及一种半导体存储装置。
申请公布号 CN1627436A 申请公布日期 2005.06.15
申请号 CN200410095015.7 申请日期 2004.11.19
申请人 因芬尼昂技术股份公司 发明人 J·-M·多尔图
分类号 G11C11/401;G11C7/00 主分类号 G11C11/401
代理机构 中国专利代理(香港)有限公司 代理人 吴立明;梁永
主权项 1.一种用于操作一半导体存储装置的方法,其包括下列步骤:-提供一第一定时器信号(CK);-提供一第二定时器信号(DK),其实质上独立于该第一定时器信号(CK);-提供一数据确认信号(DVLD),其可以设定至少一第一数值以及一第二数值,其中-当源自及/或到达该半导体存储装置的数据传输并未发生时,该数据确认信号(DVLD)会设定该第一数值;以及-当源自及/或到达该半导体存储装置的数据传输发生时,该数据确认信号(DVLD)会设定该第二数值;-与该第一定时器信号(CK)同步地将一写入指令(W)传输至该半导体存储装置;-设定该数据确认信号(DVLD),以使得其设定该第二数值;以及-在该数据确认信号(DVLD)已经被设定时,与该第二定时器信号(DK)同步地读取数据(D0-D3)。
地址 联邦德国慕尼黑