发明名称 输出资料之摆动速率控制方法与系统
摘要 一种输出资料的摆动速率控制系统,就算当用作输出的第一电源(VDD)与用在内部电路的第二电源之间电为差发生改变时,都可用来改善输出窗的功用。摆动速率控制系统是利用VDD-VDDQ电位差侦测电路,用来侦测第一电源(VDD)与第二电源(VDDQ)之间电位差的减少,在特定时间产生第一讯号,以及侦测第一电源(VDD)与第二电源(VDDQ)之间电位差的增加,在特定时间产生第二讯号;以及摆动速率控制电路,当第一讯号显着时,加入控制使输出资料下降的变迁速度增大,并当第二讯号显着时,加入控制使输出资料上升的变迁速度增大,以及产生输出资料。
申请公布号 TWI234346 申请公布日期 2005.06.11
申请号 TW092127761 申请日期 2003.10.07
申请人 尔必达存储器股份有限公司 发明人 柴田友之;大石贯时
分类号 H03K5/12;H03K19/0175 主分类号 H03K5/12
代理机构 代理人 洪澄文 台北市大安区信义路4段279号3楼
主权项 1.一种输出资料之摆动速率控制方法,其中包括下 列步骤: 在特定时间从两个或更多电源抽样出一电位差,以 产生复数讯号,各讯号表示该电位差的一改变,以 及当输出资料根据表示该电位差改变的该讯号改 变上升或下降时候的一变迁速度。 2.一种输出资料之摆动速率控制系统,包括: 一电位差侦测装置,在侦测一第一电源与一第二电 源的一电位差减少时,于特定时间产生一第一讯号 ,以及侦测该第一电源与该第二电源的一电位差增 大时,于特定时间产生一第二讯号;以及 一摆动速率控制装置,用于当该第一讯号显着时, 控制使输出资料下降时的一变迁速度变大,并且于 当该第二讯号显着时,控制使输出资料上升时的一 变迁速度变大。 3.如申请专利范围第2项所述之输出资料之摆动速 率控制系统,其中该电压差侦测装置包括: 一第一差动放大器装置,当该第一电源与该第二电 源之间的一电位差达到一预设値或更小时产生一 输出; 一第一抽样装置,在特定时间锁存从该第一差动放 大器装置来的一输出,并产生该第一讯号; 一第二差动放大器装置,当该第一电源与该第二电 源之间的一电位差达到一预设値或更大时产生一 输出;以及 一第二抽样装置,在特定时间锁存从该第二差动放 大器装置来的一输出,并产生该第二讯号。 4.如申请专利范围第2项所述之输出资料之摆动速 率控制系统,其中该电压差侦测装置中,产生该第 一或第二讯号的特定时间为接收到一外部命令的 时间。 5.如申请专利范围第4项所述之输出资料之摆动速 率控制系统,其中该外部命令为至少一个:一记忆 体装置中的写命令与一读命令,一现用命令提供起 始列系统中复数作业的一指令,一模式暂存器集( Mode Register Set;MRS)命令以提供一设定一操作模式组 暂存器的一指令,以及一延伸模式暂存器集(Extended Mode Register Set;EMRS)命令以提供设定一延伸操作模 式组暂存器的一指令。 6.如申请专利范围第2项所述之输出资料之摆动速 率控制系统,其中该电压差侦测装置中,产生该第 一或第二讯号的特定时间为,当接收到该MRS命令提 供设定一操作模式组暂存器的一指令,或当接收到 该EMRS命令提供设定一延伸操作模式暂存器的一指 令时,设定在另一暂存器中的时间。 7.如申请专利范围第2项所述之输出资料之摆动速 率控制系统,其中该摆动速度控制装置包括: 一驱动装置,用于当该第一讯号为显着时,控制该 第一与第二输入资料,使输出资料下降时的变迁速 度变大,以及于该第二讯号为显着时,使输出资料 上升时的变迁速度变大,以产生第一与第二输出资 料;以及 一输出缓冲装置,当该第一与第二输出资料皆为一 低阶状态时,产生一高阶输出,以及当该第一与第 二输出资料为一高阶状态时,产生一低阶输出。 8.如申请专利范围第7项所述之输出资料之摆动速 率控制系统,其中该摆动速度控制装置包括一逻辑 操作装置,该逻辑操作装置包括: 一第一逻辑装置,当该输出缓冲器为一致能状态, 并在一外部时钟的一上升时间传播并输出一资料 讯号,以及当该输出缓冲器在一失能状态时,使该 输出维持在一高阶状态; 一第二逻辑装置,当该输出缓冲器为一致能状态, 并在一外部时钟的一下降时间传播并输出一资料 讯号,以及当该输出缓冲器在一失能状态时,使该 输出维持在一高阶状态: 一第三逻辑装置,当该输出缓冲器为一致能状态, 并在一外部时钟的一上升时间传播并输出一资料 讯号,以及当该输出缓冲器在一失能状态时,使该 输出维持在一低阶状态; 一第四逻辑装置,当该输出缓冲器为一致能状态, 并在一外部时钟的一下降时间传播并输出一资料 讯号,以及当该输出缓冲器在一失能状态时,使该 输出维持在一低阶状态;以及 一选择器装置,藉由用来输出的互补时钟讯号的反 应,从该第一逻辑装置与该第二逻辑装置的输出选 一输出,并产生该第一输入资料,以及藉由用来输 出的互补时钟讯号的反应,从该第三逻辑装置与该 第四逻辑装置的输出选一输出,并产生该第二输入 资料。 图式简单说明: 第1A、1B图为本发明第一实施例中执行输出资料摆 动速率控制方法的电路基本结构的方块图; 第2图为依据本发明第一实施例执行输出资料摆动 速率控制方法的操作说明图; 第3图为依据本发明第一实施例的VDD-VDDQ电位差侦 测电路的结合结构图; 第4图为本发明第一实施例应用在控制双资料速率 (DDR)SDRAM的输出资料的摆动速率控制电路与输出缓 冲器电路的结合结构图; 第5图为第4图中执行输出资料摆动速率控制方法 的操作说明图; 第6图显示本发明第一实施例的摆动速率控制方法 中当VDD为最小时所得到的tDQSQ値(用来代表输出资 料窗改善値的交流特性値)的改进; 第7图显示本发明第一实施例的摆动速率控制方法 中当VDD为最大时所得到的tDQSQ値的改进。
地址 日本