摘要 |
一种用于校正一责务比率的延迟闭锁回路(DLL),包括:一时脉缓冲器,接收一外部时脉信号及一反相外部时脉信号,以藉由缓冲该外部时脉信号及该反相外部时脉信号产生一上升边缘时脉信号;一延迟单元,基于一第一比较信号延迟该上升边缘时脉信号,以产生一第一内部时脉信号、一第二内部时脉信号、一第一延迟闭锁信号、以及一第二延迟闭锁信号;一责务校正单元,接收该第一及该第二内部时脉信号和该第一及该第二延迟闭锁信号,以产生一混合时脉信号,该混合时脉信号系藉由混合该第一及该第二内部时脉信号之相位、并分别应用一第一权值及一第二权值至该第一及该第二内部时脉信号而获得责务校正;一延迟模组单元,将该混合时脉信号延迟一预定延迟时间,以产生一回授时脉信号;以及一第一相位侦测器,接收该外部时脉信号及该回授时脉信号,以藉由比较该外部时脉信号及该回授时脉信号之相位产生该第一比较信号。 |