发明名称 | 嵌入式信号处理器模拟器 | ||
摘要 | 本发明公开了一种微处理器及计算机系统,旨在提供一种能够完成对DSP核的功能验证,并使DSP处理器具有实时仿真验证功能的嵌入式信号处理器模拟器。本发明提供了一种嵌入式信号处理器模拟器,包括标准TAP模块控制器,还包括串并转换电路模块、包装电路模块Wrapper、和调试模块Debugger,所述标准TAP模块控制器、指令寄存器、译码逻辑模块顺序连接,扫描链寄存器、调试模块Debugger、旁路寄存器和IDCODE寄存器并联连接,一端与数据输入TDI引脚连接,另一端与多路开关连接。本发明在基于硬件仿真器上对其进行仿真验证,解决了基于仿真器仿真方法速度慢的缺点,同时又解决了基于硬件仿真器仿真方法缺乏调试手段的缺点。 | ||
申请公布号 | CN1622052A | 申请公布日期 | 2005.06.01 |
申请号 | CN200410089584.0 | 申请日期 | 2004.12.15 |
申请人 | 浙江大学 | 发明人 | 郑德春;刘鹏;王维东;姚庆栋 |
分类号 | G06F11/36 | 主分类号 | G06F11/36 |
代理机构 | 杭州中成专利事务所有限公司 | 代理人 | 唐银益 |
主权项 | 1、一种嵌入式信号处理器模拟器,包括标准TAP模块控制器(20)、指令寄存器(31)、扫描链寄存器(32)、旁路寄存器(33)、译码逻辑模块(34)和IDCODE寄存器(35),其特征在于还包括串并转换电路模块(40)、包装电路模块Wrapper(70)、和调试模块Debugger(50),所述标准TAP模块控制器(20)、指令寄存器(31)、译码逻辑模块(34)顺序连接,扫描链寄存器(32)、调试模块Debugger(50)、旁路寄存器(33)和IDCODE寄存器(35)并联连接,一端与数据输入TDI引脚(3)连接,另一端与多路开关(1)连接。 | ||
地址 | 310027浙江省杭州市西湖区浙大路38号 |