发明名称 对数据比特进行并行编码的方法和装置
摘要 能对多个数据比特并行进行编码的串接编码器包括级联耦合的第一(外部)编码器、存储器以及第二(内部)编码器。第一编码器用第一编码方案接收并对M个数据比特进行并行编码以生成MR个编码比特。存储器接收并存储来自第一编码器的MR编码比特的未经截短的比特。第二编码器根据第二编码方案接收并对N个编码进行并行编码以生成编码后的数据。M和N可以是任何值(例如M≥8,N≥4)。每个编码器可以是(例如码率1/2)的卷积编码器,它实现特定的多项式生成器,且可以用一个或多个查找表、状态机或一些其它的设计实现。
申请公布号 CN1589533A 申请公布日期 2005.03.02
申请号 CN02822804.9 申请日期 2002.09.06
申请人 高通股份有限公司 发明人 R·S·萨尔维;M·A·海华德
分类号 H03M13/29;H03M13/23 主分类号 H03M13/29
代理机构 上海专利商标事务所 代理人 李家麟
主权项 1.一种用于对多个数据比特进行并行编码的串接编码器,其特征在于包括:第一编码器,根据第一编码方案接收并对M个数据比特进行并行编码以生成MR个编码比特;存储器,耦合到第一编码器,并用于接收并存储来自第一编码器的多个MR个编码比特未经截短的比特;以及第二编码器,耦合到存储器,并用于根据第二编码方案接收并对N个编码比特进行并行编码以生成编码数据。
地址 美国加利福尼亚州