发明名称 串行互连时间要求高的数字设备的串行总线接口和方法
摘要 一种串行总线接口,保证在该从设备的远非末端反射的、从主设备发送的请求分组的请求回波被终止。可由主设备和从设备之间的电线长度的距离和/或传输线路的电特性来定义这样的信号回波的传播时间。该从设备可接收该请求分组、相加一些处理时间并发送由可编程延迟元件延迟的响应。在进一步的传播延迟之后,该响应分组可到达该主设备。此时,该请求回波已被终止,并不再打扰该数据传输。可编程延迟元件将上述间隔精确移动到响应分组到达该主设备的点。在接收了该响应之后,该驱动缓存器再次激活,而从设备方的对应驱动器缓存器被停用。由于激活终止,在进一步的往复之后响应回波被取消。在这期间,从设备方的接收器缓存器的任何输入被忽略。
申请公布号 CN1573719A 申请公布日期 2005.02.02
申请号 CN200410042069.7 申请日期 2004.04.29
申请人 国际商业机器公司 发明人 埃哈德·克林克;马丁·纽曼;沃尔特·皮奇曼;于尔根·萨尔米勒
分类号 G06F13/00 主分类号 G06F13/00
代理机构 北京市柳沈律师事务所 代理人 邸万奎;黄小临
主权项 1.一种用于操作串行对等接口的方法,所述串行对等接口用在总线主设备和至少一个总线从设备之间的数字串行总线中,所述接口包括至少一个双向数据线路和一个单向时钟线路,允许在时钟周期短于数据在该数据线路上的传播时间的范围内工作,其中所述总线主设备包括用于接收数据的至少一个总线主设备驱动器缓存器,其中所述方法包括:除了某一时间间隔之外,保持所述总线主设备驱动器缓存器激活,其中在所述时间间隔期中,期望响应于所述总线主设备发送的请求数据分组而由所述至少一个总线从设备发送的响应数据分组。
地址 美国纽约州