发明名称 零功率高速配置存储器
摘要 一种存储器件(100),包含:用于输出比特数据流的单个数据管脚;用于接收时钟脉冲的时钟管脚;组织为多个N比特数据的的存储器阵列(20),它包含译码器(60,62)用于提供对存储器阵列内存储器位置的访问;在每第N个时钟脉冲时访问存储器位置的装置(32,40,60);并联的检测电路(66),用来检测所访问存储器位置的N个比特;使检测电路在一段足以检测存储器位置N个比特的时间内处于使能状态的装置(64);N比特数据寄存器(42),用来从检测电路接收N个比特,数据寄存器包含在每个时钟脉冲将一个比特移出的装置;将来自检测电路的N个比特加载入数据寄存器以响应将第N个比特移出数据寄存器的装置(36);在加电周期内将数据预先加载入数据寄存器的装置(34,44);因此存储器的数据在将寄存器装置内所包含先前被访问的存储数据的N个比特被移出的同时被访问和检测,存储器访问/检测操作和数据输出操作以流水线方式进行从而使比特流的比特率独立于检测电路的运行速度。
申请公布号 CN1180435C 申请公布日期 2004.12.15
申请号 CN98801983.3 申请日期 1998.11.19
申请人 爱特梅尔股份有限公司 发明人 萨罗杰·帕塔克;格伦·A·罗森戴尔;詹姆斯·E·佩恩;N·汉佐
分类号 G11C8/00 主分类号 G11C8/00
代理机构 上海专利商标事务所 代理人 李湘
主权项 1.一种存储器件,其特征在于包含:用于输出比特数据流的单个数据管脚;用于接收时钟脉冲的时钟管脚;由N比特数据组成的存储器阵列,它包含译码器用于提供对存储器阵列内存储器位置的访问;在每第N个时钟脉冲时访问存储器位置的装置;耦合的检测电路,用来以并联的方式检测所访问存储器位置的N个比特;使检测电路在一段足以检测存储器位置N个比特的时间内处于使能状态的装置;N比特数据寄存器,被耦合用来从检测电路接收N个比特,数据寄存器包括在每个时钟脉冲将一个比特移出的装置;将来自检测电路的N个比特加载入数据寄存器以响应将第N个比特移出数据寄存器的装置;在加电周期内将数据预先加载入数据寄存器的装置;据此,存储器的数据在将寄存器装置内所包含的先前被访问的存储数据的N个比特被移出的同时被访问和检测,存储器访问/检测操作和数据输出操作以流水线方式进行从而使比特流的比特率独立于检测电路的运行速度。
地址 美国加利福尼亚州