发明名称 互补输入动态多工解码装置及方法
摘要 本发明提供了一种互补输入动态多工解码装置及方法,其中该多工解码电路包含多重互补输入动态电路与一与逻辑门。每一个互补输入动态电路包含有:一互补P-逻辑与动态电路;一互补N-逻辑与动态电路以及一导通元件。该互补P-逻辑与动态电路有一个输出耦合到一对应的输出评估点,评估对应编码地址值的位,以及有逻辑状态的选择编码地址的数字选择值的位。该互补N-逻辑与动态电路有一输出耦合至一对应的初步评估点,评估地址值的反向位以及数字选择值。该导通电路耦合于对应第一与第二评估点间,当互补N-逻辑与电路评估失败时,驱动该第二评估点为低电平。该与逻辑门耦合至该输出评估点,提供一对应的解码位。
申请公布号 CN1514544A 申请公布日期 2004.07.21
申请号 CN200310101326.5 申请日期 2003.10.15
申请人 智慧第一公司 发明人 米尔·S·亚哲
分类号 H03K19/00;H03K19/01 主分类号 H03K19/00
代理机构 隆天国际知识产权代理有限公司 代理人 潘培坤;楼仙英
主权项 1.一种多工解码装置,其特征在于至少包含:多个互补动态输入电路,其各自对应至少多个多位编码地址的一个,以及多个解码位的一个,其中每一个互补输入动态电路包含:一互补P-逻辑与动态电路,其输出端耦合到一对应多个输出评估点的一个,该电路用以评估对应到该多个编码地址的一个地址值的位,以及评估有逻辑状态的数字选择值的位,以选择根据时钟脉冲信号反应的该对应编码地址;一互补N-逻辑与动态电路,其输出端耦合至一对应多个初步评估点的一个,该电路用以根据该时钟脉冲信号反应评估该地址值的反向位,以及评估该数字选择值的反向位;以及一导通元件,该元件耦合于该对应第二评估点与该对应第一评估点间,当该互补N-逻辑与动态电路评估失败时,该导通元件驱动该对应第二评估点为低电平;以及一与逻辑门,有多个输入端,每一个输入端皆耦合至一对应该多个输出评估点的一个,同时有一个输出端用来提供一对应该多个解码位的一个。
地址 美国加利福尼亚