发明名称 | 纠错译码装置及纠错译码方法 | ||
摘要 | 本发明不增加计算量便能使纠错译码能力提高。解调装置1对接收数据进行解调,维特比译码装置2A根据该解调时生成的软判定信息按照维特比算法将该接收数据译码为位序列,同时对该位序列的各位附加可靠性信息。循环冗余校验装置3对译码后的位序列进行循环冗余校验,判断是否存在差错,并当未检测到差错时将该位序列作为译码数据输出,而当检测到差错时,按照进行位反转的位的可靠性信息总和变小的顺序进行位反转,直到由循环冗余校验检测不到差错时为止。因此,检出差错的情况减少,并使计算量也减少。 | ||
申请公布号 | CN1138347C | 申请公布日期 | 2004.02.11 |
申请号 | CN98104097.7 | 申请日期 | 1998.02.04 |
申请人 | 三菱电机株式会社 | 发明人 | 楢英彰 |
分类号 | H03M13/12 | 主分类号 | H03M13/12 |
代理机构 | 中国专利代理(香港)有限公司 | 代理人 | 姜郛厚;叶恺东 |
主权项 | 1.一种纠错译码装置,其特征在于,备有:解调装置,用于对接收数据进行解调,同时根据该接收数据生成软判定信息;维特比译码装置,根据由上述解调装置生成的软判定信息按照维特比算法将上述解调后的接收数据译码成位序列;循环冗余校验装置,通过对上述维特比译码装置译码后的位序列进行循环冗余校验,检测是否存在差错,并当未检测到差错时将该位序列作为译码数据输出;及位反转装置,根据上述循环冗余校验的结果,进行上述位序列的位反转,并将位反转后的位序列输出到上述循环冗余校验装置,再次进行循环冗余校验。 | ||
地址 | 日本东京都 |