发明名称 多显示域垂直配向型液晶显示面板
摘要 一种多显示域垂直配向型液晶显示面板,包括一画素矩阵、一第一多显示域调整装置及一第二多显示域调整装置。画素矩阵具有上下相邻之第一画素及第二画素,第一画素及第二画素分别具有第一薄膜电晶体及第二薄膜电晶体。第一多显示域调整装置用以调整第一画素包含一第一显示域、一第二显示域、一第三显示域及一第四显示域。第一薄膜电晶体系对应于部分之第三显示域及部分之第四显示域,第一显示域、第二显示域、第三显示域及第四显示域系分别对应于一第一透光区、一第二透光区、一第三透光区及一第四透光区。第二多显示域调整装置用以调整第二画素包含一第五显示域、一第六显示域、一第七显示域及一第八显示域。第二薄膜电晶体系对应于部分之第七显示域及部分之第八显示域,第五显示域、第六显示域、第七显示域及第八显示域系分别对应于一第五透光区域、一第六透光区域、一第七透光区域及一第八透光区域。第五显示域、第六显示域、第七显示域及第八显示域系分别对应于第三显示域、第四显示域、第一显示域及第二显示域,第一透光区域及第七透光区域之透光面积的和、第二透光区域及第八透光区域之透光面积的和、第三透光区域及第五透光区域之透光面积的和、第四透光区域及第六透光区域之透光面积的和系皆实质上相等。
申请公布号 TWI255380 申请公布日期 2006.05.21
申请号 TW094105964 申请日期 2005.02.25
申请人 奇美电子股份有限公司 发明人 林丽年;王东荣
分类号 G02F1/1337 主分类号 G02F1/1337
代理机构 代理人
主权项 1.一种多显示域垂直配向型(multi-domain vertical alignment,MVA)液晶显示面板,包括: 一第一基板及一第二基板,系相互平行设置; 一画素矩阵,系形成于该第一基板之上,并至少具 有一第一画素及一第二画素,该第一画素具有相互 耦接之一第一薄膜电晶体及一第一画素电极,该第 二画素具有相互耦接之一第二薄膜电晶体及一第 二画素电极,该第一薄膜电晶体及该第二薄膜电晶 体系分别与相互平行之一第一扫描线及一第二扫 描线耦接,并分别与相互平行之一第一资料线及一 第二资料线耦接; 一共同电极,系设置于该第二基板之上; 一液晶层,系密封在该第一基板及该第二基板之间 ; 一第一多显示域调整装置,系以对应于该第一画素 之方式形成于该第一基板及该第二基板之间,用以 于该共同电极及该第一画素电极被施加一电压时 调整该第一画素包含一第一显示域(domain)、一第 二显示域、一第三显示域及一第四显示域,该第一 薄膜电晶体系对应于部分之该第三显示域及部分 之该第四显示域,该第一显示域、该第二显示域、 该第三显示域及该第四显示域系分别对应于一第 一透光区域、一第二透光区域、一第三透光区域 及一第四透光区域;以及 一第二多显示域调整装置,系以对应于该第二画素 之方式形成于该第一基板及该第二基板之间,并与 该第一多显示域调整装置反向设置,该第二多显示 域调整装置用以于该共同电极及该第二画素电极 被施加该电压时调整该第二画素包含一第五显示 域、一第六显示域、一第七显示域及一第八显示 域,该第二薄膜电晶体系对应于部分之该第七显示 域及部分之该第八显示域,该第五显示域、该第六 显示域、该第七显示域及该第八显示域系分别对 应于一第五透光区域、一第六透光区域、一第七 透光区域及一第八透光区域; 其中,该第五显示域、该第六显示域、该第七显示 域及该第八显示域系分别对应于该第三显示域、 该第四显示域、该第一显示域及该第二显示域,该 第一透光区域及该第七透光区域之透光面积的和 、该第二透光区域及该第八透光区域之透光面积 的和、该第三透光区域及该第五透光区域之透光 面积的和、该第四透光区域及该第六透光区域之 透光面积的和系皆实质上相等。 2.如申请专利范围第1项所述之液晶显示面板,其中 该液晶层于该第一显示域及该第二显示域中之液 晶分子的倒向方位相差180度,而该液晶层于该第三 显示域及该第四显示域中之液晶分子的倒向方位 相差180度,且该液晶层于该第一显示域及该第三显 示域之液晶分子的倒向方位相差90度。 3.如申请专利范围第2项所述之液晶显示面板,其中 该第一多显示域调整装置包括一第一V字型凸块, 该第一V字型凸块具有相互垂直连接之一第一凸块 及一第二凸块,该第二凸块之一端系对应于该第一 薄膜电晶体,该第一凸块及该第二凸块之连接处系 对应于该第一画素电极之一第一侧边,该第一侧边 系与该第二资料线平行,并邻近于该第二资料线, 该第一凸块及该第二凸块和该第一侧边之间的夹 角皆为45度; 其中,该第二多显示域调整装置包括一与该第一V 字型凸块反向设置之第二V字型凸块,该第二V字型 凸块具有相互垂直连接之一第三凸块及一第四凸 块,该第三凸块及该第四凸块系分别与该第二凸块 及该第一凸块平行,该第四凸块之一端系对应于该 第二薄膜电晶体,该第三凸块及该第四凸块之连接 处系对应于该第二画素电极之一第二侧边,该第二 侧边系与该第一资料线平行,并邻近于该第一资料 线,该第三凸块及该第四凸块和该第二侧边之间的 夹角皆为45度。 4.如申请专利范围第3项所述之液晶显示面板,其中 该第一多显示域调整装置更包括一第三V字型凸块 、一第五凸块及一第六凸块,该第三V字型凸块系 与该第一V字型凸块同向而平行设置,并位于该第 一凸块及该第二凸块之间,该第五凸块及该第六凸 块系分别与该第一凸块及该第二凸块平行,该第一 V字型凸块系位于该第五凸块、该第六凸块及该第 三V字型凸块之间; 其中,该第二多显示域调整装置更包括一第四V字 型凸块、一第七凸块及一第八凸块,该第四V字型 凸块系与该第二V字型凸块同向而平行设置,并位 于该第三凸块及该第四凸块之间,该第七凸块及该 第八凸块系分别与该第三凸块及该第四凸块平行, 该第二V字型凸块系位于该第七凸块、该第八凸块 及该第四V字型凸块之间。 5.如申请专利范围第4项所述之液晶显示面板,其中 该第一V字型凸块系形成于该第一画素电极之上, 该第二V字型凸块系形成于该第二画素电极之上, 该第三V字型凸块、该第五凸块、该第六凸块、该 第四V字型凸块、该第七凸块及该第八凸块系皆形 成于该共同电极之上。 6.如申请专利范围第4项所述之液晶显示面板,其中 该第一V字型凸块及该第二V字型凸块系皆形成于 该共同电极之上,该第三V字型凸块、该第五凸块 及该第六凸块系形成于该第一画素电极之上,该第 四V字型凸块、该第七凸块及该第八凸块系形成于 该第二画素电极之上。 7.如申请专利范围第3项所述之液晶显示面板,其中 该第一多显示域调整装置更包括一第一V字型狭缝 、一第一狭缝及一第二狭缝,该第一V字型狭缝系 与该第一V字型凸块同向而平行设置,并位于该第 一凸块及该第二凸块之间,该第一狭缝及该第二狭 缝系分别与该第一凸块及该第二凸块平行,该第一 V字型凸块系位于该第一狭缝、该第二狭缝及该第 一V字型狭缝之间; 其中,该第二多显示域调整装置更包括一第二V字 型狭缝、一第三狭缝及一第四狭缝,该第二V字型 狭缝系与该第二V字型凸块同向而平行设置,并位 于该第三凸块及该第四凸块之间,该第三狭缝及该 第四狭缝系分别与该第三凸块及该第四凸块平行, 该第二V字型凸块系位于该第三狭缝、该第四狭缝 及该第二V字型狭缝之间。 8.如申请专利范围第7项所述之液晶显示面板,其中 该第一V字型凸块系形成于该第一画素电极之上, 该第二V字型凸块系形成于该第二画素电极之上, 该第一V字型狭缝、该第一狭缝、该第二狭缝、该 第二V字型狭缝、该第三狭缝及该第四狭缝系皆形 成于该共同电极中。 9.如申请专利范围第7项所述之液晶显示面板,其中 该第一V字型凸块及该第二V字型凸块系皆形成于 该共同电极之上,该第一V字型狭缝、该第一狭缝 及该第二狭缝系皆形成于该第一画素电极中,该第 二V字型狭缝、该第三狭缝及该第四狭缝系形成于 该第二画素电极中。 10.如申请专利范围第2项所述之液晶显示面板,其 中该第一多显示域调整装置包括一第一V字型狭缝 ,该第一V字型狭缝具有相互垂直连接之一第一狭 缝及一第二狭缝,该第二狭缝之一端系对应于该第 一薄膜电晶体,该第一狭缝及该第二狭缝之连接处 系对应于该第一画素电极之一第一侧边,该第一侧 边系与该第二资料线平行,并邻近于该第二资料线 ,该第一狭缝及该第二狭缝和该第一侧边之间的夹 角皆为45度; 其中,该第二多显示域调整装置包括一与该第一V 字型狭缝反向设置之第二V字型狭缝,该第二V字型 狭缝具有相互垂直连接之一第三狭缝及一第四狭 缝,该第三狭缝及该第四狭缝系分别与该第二狭缝 及该第一狭缝平行,该第四狭缝之一端系对应于该 第二薄膜电晶体,该第三狭缝及该第四狭缝之连接 处系对应于该第二画素电极之一第二侧边,该第二 侧边系与该第一资料线平行,并邻近于该第一资料 线,该第三狭缝及该第四狭缝和该第二侧边之间的 夹角皆为45度。 11.如申请专利范围第10项所述之液晶显示面板,其 中该第一多显示域调整装置更包括一第三V字型狭 缝、一第五狭缝及一第六狭缝,该第三V字型狭缝 系与该第一V字型狭缝同向而平行设置,并位于该 第一狭缝及该第二狭缝之间,该第五狭缝及该第六 狭缝系分别与该第一狭缝及该第二狭缝平行,该第 一V字型狭缝系位于该第五狭缝、该第六狭缝及该 第三V字型狭缝之间; 其中,该第二多显示域调整装置更包括一第四V字 型狭缝、一第七狭缝及一第八狭缝,该第四V字型 狭缝系与该第二V字型狭缝同向而平行设置,并位 于该第三狭缝及该第四狭缝之间,该第七狭缝及该 第八狭缝系分别与该第三狭缝及该第四狭缝平行, 该第二V字型狭缝系位于该第七狭缝、该第八狭缝 及该第四V字型狭缝之间。 12.如申请专利范围第11项所述之液晶显示面板,其 中该第一V字型狭缝系形成于该第一画素电极中, 该第二V字型狭缝系形成于该第二画素电极中,该 第三V字型狭缝、该第五狭缝、该第六狭缝、该第 四V字型狭缝、该第七狭缝及该第八狭缝系皆形成 于该共同电极中。 13.如申请专利范围第11项所述之液晶显示面板,其 中该第一V字型狭缝及该第二V字型狭缝系形成于 该共同电极中,该第三V字型狭缝、该第五狭缝及 该第六狭缝系皆形成于该第一画素电极中,该第四 V字型狭缝、该第七狭缝及该第八狭缝系形成于该 第二画素电极中。 14.如申请专利范围第10项所述之液晶显示面板,其 中该第一多显示域调整装置更包括一第一V字型凸 块、一第一凸块及一第二凸块,该第一V字型凸块 系与该第一V字型狭缝同向而平行设置,并位于该 第一狭缝及该第二狭缝之间,该第一凸块及该第二 凸块系分别与该第一狭缝及该第二狭缝平行,该第 一V字型狭缝系位于该第一凸块、该第二凸块及该 第一V字型狭缝之间; 其中,该第二多显示域调整装置更包括一第二V字 型凸块、一第三凸块及一第四凸块,该第二V字型 凸块系与该第二V字型狭缝同向而平行设置,并位 于该第三狭缝及该第四狭缝之间,该第三凸块及该 第四凸块系分别与该第三狭缝及该第四狭缝平行, 该第二V字型狭缝系位于该第三凸块、该第四凸块 及该第二V字型凸块缝之间。 15.如申请专利范围第14项所述之液晶显示面板,其 中该第一V字型狭缝系形成于该第一画素电极中, 该第二V字型狭缝系形成于该第二画素电极中,该 第一V字型凸块、该第一凸块、该第二凸块、该第 二V字型凸块、该第三凸块及该第四凸块系皆形成 于该共同电极之上。 16.如申请专利范围第14项所述之液晶显示面板,其 中该第一V字型狭缝及该第二V字型狭缝系形成于 该共同电极中,该第一V字型凸块、该第一凸块及 该第二凸块系皆形成于该第一画素电极中,该第二 V字型凸块、该第三凸块及该第四凸块系皆形成于 该第二画素电极之上。 17.如申请专利范围第2项所述之液晶显示面板,其 中该第一多显示域调整装置包括一第一W字型凸块 ,该第一W字型凸块具有依序相互垂直连接之一第 一凸块、一第二凸块、一第三凸块及一第四凸块, 该第一凸块及该第二凸块系分别与该第三凸块及 该第四凸块平行,该第四凸块之一端系对应于该第 一薄膜电晶体,该第一凸块及该第二凸块之连接处 和该第三凸块及第四凸块之连接处系对应于该第 一画素电极之一第一侧边,该第一侧边系与该第二 资料线平行,并邻近于该第二资料线,该第二凸块 及该第三凸块之连接处系对应于该第一画素电极 之一与该第一侧边相对之第二侧边,该第二侧边系 与该第一资料线平行,并邻近于该第一资料线,该 第一凸块、该第二凸块、该第三凸块及该第四凸 块和该第一侧边之间的夹角皆为45度,该第二凸块 及该第三凸块和该第二侧边之间的夹角皆为45度; 其中,该第二多显示域调整装置包括一与该第一W 字型凸块反向设置的第二W字型凸块,该第二W字型 凸块具有依序相互垂直连接之一第五凸块、一第 六凸块、一第七凸块及一第八凸块,该第五凸块及 该第七凸块系与该第二凸块及该第四凸块平行,该 第六凸块及该第八凸块系与该第一凸块及该第三 凸块平行,该第八凸块之一端系对应于该第二薄膜 电晶体,该第五凸块及该第六凸块之连接处和该第 七凸块及第八凸块之连接处系对应于该第二画素 电极之一第三侧边,该第三侧边系与该第一资料线 平行,并邻近于该第一资料线,该第六凸块及该第 七凸块之连接处系对应于该第二画素电极之一与 该第三侧边相对之第四侧边,该第四侧边系与该第 二资料线平行,并邻近于该第二资料线,该第五凸 块、该第六凸块、该第七凸块及该第八凸块和该 第三侧边之间的夹角皆为45度,该第六凸块及该第 七凸块和该第四侧边之间的夹角皆为45度。 18.如申请专利范围第17项所述之液晶显示面板,其 中该第一多显示域调整装置更包括一第一V字型凸 块、一第二V字型凸块、一第三V字型凸块、一第 九凸块及一第十凸块,该第一V字型凸块系与该第 一凸块及该第二凸块所形成之V字形结构同向而平 行设置,并位于该第一凸块及该第二凸块之间,该 第二V字型凸块系与该第二凸块及该第三凸块所形 成之V字形结构同向而平行设置,并位于该第二凸 块及该第三凸块之间,该第三V字型凸块系与该第 三凸块及该第四凸块所形成之V字形结构同向而平 行设置,并位于该第三凸块及该第四凸块之间,该 第九凸块及该第十凸块系分别与该第一凸块及该 第四凸块平行,该第一凸块系位于该第一V字型凸 块及该第九凸块之间,该第四凸块系位于该第三V 字型凸块及该第十凸块之间; 其中,该第二多显示域调整装置更包括一第四V字 型凸块、一第五V字型凸块、一第六V字型凸块、 一第十一凸块及一第十二凸块,该第四V字型凸块 系与该第五凸块及该第六凸块所形成之V字形结构 同向而平行设置,并位于该第五凸块及该第六凸块 之间,该第五V字型凸块系与该第六凸块及该第七 凸块所形成之V字形结构同向而平行设置,并位于 该第六凸块及该第七凸块之间,该第六V字型凸块 系与该第七凸块及该第八凸块所形成之V字形结构 同向而平行设置,并位于该第七凸块及该第八凸块 之间,该第十一凸块及该第十二凸块系分别与该第 五凸块及该第八凸块平行,该第五凸块系位于该第 四V字型凸块及该第十一凸块之间,该第八凸块系 位于该第六V字型凸块及该第十二凸块之间。 19.如申请专利范围第18项所述之液晶显示面板,其 中该第一W字型凸块系形成于该第一画素电极上, 该第二W字型凸块系形成于该第二画素电极上,该 第一V字型凸块、该第二V字型凸块、该第三V字型 凸块、该第九凸块、该第十凸块、该第四V字型凸 块、该第五V字型凸块、该第六V字型凸块、该第 十一凸块及该第十二凸块系皆形成于该共同电极 上。 20.如申请专利范围第18项所述之液晶显示面板,其 中该第一W字型凸块及该第二W字型凸块系形成于 该共同电极之上,该第一V字型凸块、该第二V字型 凸块、该第三V字型凸块、该第九凸块及该第十凸 块系皆形成于该第一画素电极之上,该第四V字型 凸块、该第五V字型凸块、该第六V字型凸块、该 第十一凸块及该第十二凸块系皆形成于该第二画 素电极之上。 21.如申请专利范围第17项所述之液晶显示面板,其 中该第一多显示域调整装置更包括一第一V字型狭 缝、一第二V字型狭缝、一第三V字型狭缝、一第 一狭缝及一第二狭缝,该第一V字型狭缝系与该第 一凸块及该第二凸块所形成之V字形结构同向而平 行设置,并位于该第一凸块及该第二凸块之间,该 第二V字型狭缝系与该第二凸块及该第三凸块所形 成之V字形结构同向而平行设置,并位于该第二凸 块及该第三凸块之间,该第三V字型狭缝系与该第 三凸块及该第四凸块所形成之V字形结构同向而平 行设置,并位于该第三凸块及该第四凸块之间,该 第一狭缝及该第二狭缝系分别与该第一凸块及该 第四凸块平行,该第一凸块系位于该第一V字型狭 缝及该第一狭缝之间,该第四凸块系位于该第三V 字型狭缝及该第二狭缝之间; 其中,该第二多显示域调整装置更包括一第四V字 型狭缝、一第五V字型狭缝、一第六V字型狭缝、 一第三狭缝及一第四狭缝,该第四V字型狭缝系与 该第五凸块及该第六凸块所形成之V字形结构同向 而平行设置,并位于该第五凸块及该第六凸块之间 ,该第五V字型狭缝系与该第六凸块及该第七凸块 所形成之V字形结构同向而平行设置,并位于该第 六凸块及该第七凸块之间,该第六V字型狭缝系与 该第七凸块及该第八凸块所形成之V字形结构同向 而平行设置,并位于该第七凸块及该第八凸块之间 ,该第三狭缝及该第四狭缝系分别与该第五凸块及 该第八凸块平行,该第五凸块系位于该第四V字型 狭缝及该第三狭缝之间,第八凸块系位于该第六V 字型狭缝及该第四狭缝之间。 22.如申请专利范围第21项所述之液晶显示面板,其 中该第一W字型凸块系形成于该第一画素电极之上 ,该第二W字型凸块系形成于该第二画素电极之上, 该第一V字型狭缝、该第二V字型狭缝、该第三V字 型狭缝、该第一狭缝、该第二狭缝、该第四V字型 狭缝、该第五V字型狭缝、该第六V字型狭缝、该 第三狭缝及该第四狭缝系皆形成于该共同电极中 。 23.如申请专利范围第21项所述之液晶显示面板,其 中该第一W字型凸块及该第二W字型凸块系形成于 该共同电极之上,该第一V字型狭缝、该第二V字型 狭缝、该第三V字型狭缝、该第一狭缝及该第二狭 缝系皆形成于该第一画素电极中,该第四V字型狭 缝、该第五V字型狭缝、该第六V字型狭缝、该第 三狭缝及该第四狭缝系皆形成于该第二画素电极 中。 24.如申请专利范围第2项所述之液晶显示面板,其 中该第一多显示域调整装置包括一第一W字型狭缝 ,该第一W字型狭缝具有依序相互垂直连接之一第 一狭缝、一第二狭缝、一第三狭缝及一第四狭缝, 该第一狭缝及该第二狭缝系分别与该第三狭缝及 该第四狭缝平行,该第四狭缝之一端系对应于该第 一薄膜电晶体,该第一狭缝及该第二狭缝之连接处 和该第三狭缝及第四狭缝之连接处系对应于该第 一画素电极之一第一侧边,该第一侧边系与该第二 资料线平行,并邻近于该第二资料线,该第二狭缝 及该第三狭缝之连接处系对应于该第一画素电极 之一与该第一侧边相对之第二侧边,该第二侧边系 与该第一资料线平行,并邻近于该第一资料线,该 第一狭缝、该第二狭缝、该第三狭缝及该第四狭 缝和该第一侧边之间的夹角皆为45度,该第二狭缝 及该第三狭缝和该第二侧边之间的夹角皆为45度; 其中,该第二多显示域调整装置包括一与该第一W 字型狭缝反向设置的第二W字型狭缝,该第二W字型 狭缝具有依序相互垂直连接之一第五狭缝、一第 六狭缝、一第七狭缝及一第八狭缝,该第五狭缝及 该第七狭缝系与该第二狭缝及该第四狭缝平行,该 第六狭缝及该第八狭缝系与该第一狭缝及该第三 狭缝平行,该第八狭缝之一端系对应于该第二薄膜 电晶体,该第五狭缝及该第六狭缝之连接处和该第 七狭缝及第八狭缝之连接处系对应于该第二画素 电极之一第三侧边,该第三侧边系与该第一资料线 平行,并邻近于该第一资料线,该第六狭缝及该第 七狭缝之连接处系对应于该第二画素电极之一与 该第三侧边相对之第四侧边,该第四侧边系与该第 二资料线平行,并邻近于该第二资料线,该第五狭 缝、该第六狭缝、该第七狭缝及该第八狭缝和该 第三侧边之间的夹角皆为45度,该第六狭缝及该第 七狭缝和该第四侧边之间的夹角皆为45度。 25.如申请专利范围第24项所述之液晶显示面板,其 中该第一多显示域调整装置更包括一第一V字型狭 缝、一第二V字型狭缝、一第三V字型狭缝、一第 九狭缝及一第十狭缝,该第一V字型狭缝系与该第 一狭缝及该第二狭缝所形成之V字形结构同向而平 行设置,并位于该第一狭缝及该第二狭缝之间,该 第二V字型狭缝系与该第二狭缝及该第三狭缝所形 成之V字形结构同向而平行设置,并位于该第二狭 缝及该第三狭缝之间,该第三V字型狭缝系与该第 三狭缝及该第四狭缝所形成之V字形结构同向而平 行设置,并位于该第三狭缝及该第四狭缝之间,该 第十一狭缝及该第十二狭缝系分别与该第五狭缝 及该第八狭缝平行,该第五狭缝系位于该第四V字 型狭缝及该第十一狭缝之间,该第八狭缝系位于该 第六V字型狭缝及该第十二狭缝之间; 其中,该第二多显示域调整装置更包括一第四V字 型狭缝、一第五V字型狭缝、一第六V字型狭缝、 一第十一狭缝及一第十二狭缝,该第四V字型狭缝 系与该第五狭缝及该第六狭缝所形成之V字形结构 同向而平行设置,并位于该第五狭缝及该第六狭缝 之间,该第五V字型狭缝系与该第六狭缝及该第七 狭缝所形成之V字形结构同向而平行设置,并位于 该第六狭缝及该第七狭缝之间,该第六V字型狭缝 系与该第七狭缝及该第八狭缝所形成之V字形结构 同向而平行设置,并位于该第七狭缝及该第八狭缝 之间,该第十一狭缝及该第十二狭缝系分别与该第 五狭缝及该第八狭缝平行,该第五狭缝系位于该第 四V字型狭缝及该第十一狭缝之间,该第八狭缝系 位于该第六V字型狭缝及该第十二狭缝之间。 26.如申请专利范围第25项所述之液晶显示面板,其 中该第一W字型狭缝系形成于该第一画素电极上, 该第二W字型狭缝系形成于该第二画素电极中,该 第一V字型狭缝、该第二V字型狭缝、该第三V字型 狭缝、该第九狭缝、该第十狭缝、该第四V字型狭 缝、该第五V字型狭缝、该第六V字型狭缝、该第 十一狭缝及该第十二狭缝系皆形成于该共同电极 中。 27.如申请专利范围第25项所述之液晶显示面板,其 中该第一W字型狭缝及该第二W字型狭缝系形成于 该共同电极中,该第一V字型狭缝、该第二V字型狭 缝、该第三V字型狭缝、该第九狭缝及该第十狭缝 系皆形成于该第一画素电极中,该第四V字型狭缝 、该第五V字型狭缝、该第六V字型狭缝、该第十 一狭缝及该第十二狭缝系皆形成于该第二画素电 极中。 28.如申请专利范围第24项所述之液晶显示面板,其 中该第一多显示域调整装置更包括一第一V字型凸 块、一第二V字型凸块、一第三V字型凸块、一第 一凸块及一第二凸块,该第一V字型凸块系与该第 一凸块及该第二凸块所形成之V字形结构同向而平 行设置,并位于该第一凸块及该第二凸块之间,该 第二V字型凸块系与该第二凸块及该第三凸块所形 成之V字形结构同向而平行设置,并位于该第二凸 块及该第三凸块之间,该第三V字型凸块系与该第 三凸块及该第四凸块所形成之V字形结构同向而平 行设置,并位于该第三凸块及该第四凸块之间,该 第一凸块及该第二凸块系分别与该第一狭缝及该 第四狭缝平行,该第一狭缝系位于该第一V字型凸 块及该第一凸块之间,该第四狭缝系位于该第三V 字型凸块及该第二凸块之间; 其中,该第二多显示域调整装置更包括一第四V字 型凸块、一第五V字型凸块、一第六V字型凸块、 一第三凸块及一第四凸块,该第四V字型凸块系与 该第五凸块及该第六凸块所形成之V字形结构同向 而平行设置,并位于该第五凸块及该第六凸块之间 ,该第五V字型凸块系与该第六凸块及该第七凸块 所形成之V字形结构同向而平行设置,并位于该第 六凸块及该第七凸块之间,该第六V字型凸块系与 该第七凸块及该第八凸块所形成之V字形结构同向 而平行设置,并位于该第七凸块及该第八凸块之间 ,该第三凸块及该第四凸块系分别与该第五狭缝及 该第八狭缝平行,该第五狭缝系位于该第四V字型 凸块及该第三凸块之间,第八狭缝系位于该第六V 字型凸块及该第四凸块之间。 29.如申请专利范围第28项所述之液晶显示面板,其 中该第一W字型狭缝系形成于该第一画素电极中, 该第二W字型狭缝系形成于该第二画素电极中,该 第一V字型凸块、该第二V字型凸块、该第三V字型 凸块、该第一凸块、该第二凸块、该第四V字型凸 块、该第五V字型凸块、该第六V字型凸块、该第 三凸块及该第四凸块系皆形成于该共同电极之上 。 30.如申请专利范围第28项所述之液晶显示面板,其 中该第一W字型狭缝及该第二W字型狭缝系形成于 该共同电极中,该第一V字型凸块、该第二V字型凸 块、该第三V字型凸块、该第一凸块及该第二凸块 系皆形成于该第一画素电极之上,该第四V字型凸 块、该第五V字型凸块、该第六V字型凸块、该第 三凸块及该第四凸块系皆形成于该第二画素电极 之上。 31.一种多显示域垂直配向型(multi-domain vertical alignment,MVA)液晶显示面板,包括: 一第一基板及一第二基板,系相互平行设置; 一画素矩阵,系形成于该第一基板之上,并至少具 有一第一画素及一第二画素,该第一画素具有相互 耦接之一第一薄膜电晶体及一第一画素电极,该第 二画素具有相互耦接之一第二薄膜电晶体及一第 二画素电极,该第一薄膜电晶体及该第二薄膜电晶 体系分别与相互平行之一第一扫描线及一第二扫 描线耦接,并分别与相互平行之一第一资料线及一 第二资料线耦接; 一共同电极,系设置于该第二基板之上; 一液晶层,系密封在该第一基板及该第二基板之间 ; 一第一多显示域调整装置,系以对应于该第一画素 之方式形成于该第一基板及该第二基板之间,用以 于该共同电极及该第一画素电极被施加一电压时 将对应于该第一画素之该液晶层内之液晶分子的 倒向方位调整成一第一方向、一第二方向、一第 三方向及一第四方向,该第一方向、该第二方向、 该第三方向及该第四方向系分别对应于第一透光 区域、第二透光区域、第三透光区域及第四透光 区域;以及 一第二多显示域调整装置,系以对应于该第二画素 之方式形成于该第一基板及该第二基板之间,用以 于该共同电极及该第二画素电极被施加一电压时 将对应于该第二画素之该液晶层内之液晶分子的 倒向方位调整成一第五方向、一第六方向、一第 七方向及一第八方向,该第五方向、该第六方向、 该第七方向及该第八方向系分别对应于一第五透 光区域、一第六透光区域、一第七透光区域及一 第八透光区域; 其中,该第五方向、该第六方向、该第七方向及该 第八方向系分别与该第三方向、该第四方向、该 第一方向及该第二方向相互平行,该第一透光区域 及该第七透光区域之透光面积的和、该第二透光 区域及该第八透光区域之透光面积的和、该第三 透光区域及该第五透光区域之透光面积的和、该 第四透光区域及该第六透光区域之透光面积的和 系皆实质上相等。 32.如申请专利范围第31项所述之液晶显示面板,其 中该液晶显示面板系可应用于可携式电子产品、 车用型液晶萤幕、液晶电视或桌上型电脑萤幕。 33.如申请专利范围第31项所述之液晶显示面板,其 中该第一多显示域调整装置包括一第一V字型凸块 ,该第一V字型凸块具有相互垂直连接之一第一凸 块及一第二凸块,该第二凸块之一端系对应于该第 一薄膜电晶体,该第一凸块及该第二凸块之连接处 系对应于该第一画素电极之一第一侧边,该第一侧 边系与该第二资料线平行,并邻近于该第二资料线 ,该第一凸块及该第二凸块和该第一侧边之间的夹 角皆为45度; 其中,该第二多显示域调整装置包括一与该第一V 字型凸块反向设置之第二V字型凸块,该第二V字型 凸块具有相互垂直连接之一第三凸块及一第四凸 块,该第三凸块及该第四凸块系分别与该第二凸块 及该第一凸块平行,该第四凸块之一端系对应于该 第二薄膜电晶体,该第三凸块及该第四凸块之连接 处系对应于该第二画素电极之一第二侧边,该第二 侧边系与该第一资料线平行,并邻近于该第一资料 线,该第三凸块及该第四凸块和该第二侧边之间的 夹角皆为45度。 34.如申请专利范围第33项所述之液晶显示面板,其 中该第一多显示域调整装置更包括一第三V字型凸 块、一第五凸块及一第六凸块,该第三V字型凸块 系与该第一V字型凸块同向而平行设置,并位于该 第一凸块及该第二凸块之间,该第五凸块及该第六 凸块系分别与该第一凸块及该第二凸块平行,该第 一V字型凸块系位于该第五凸块、该第六凸块及该 第三V字型凸块之间; 其中,该第二多显示域调整装置更包括一第四V字 型凸块、一第七凸块及一第八凸块,该第四V字型 凸块系与该第二V字型凸块同向而平行设置,并位 于该第三凸块及该第四凸块之间,该第七凸块及该 第八凸块系分别与该第三凸块及该第四凸块平行, 该第二V字型凸块系位于该第七凸块、该第八凸块 及该第四V字型凸块之间。 35.如申请专利范围第34项所述之液晶显示面板,其 中该第一V字型凸块系形成于该第一画素电极之上 ,该第二V字型凸块系形成于该第二画素电极之上, 该第三V字型凸块、该第五凸块、该第六凸块、该 第四V字型凸块、该第七凸块及该第八凸块系皆形 成于该共同电极之上。 36.如申请专利范围第34项所述之液晶显示面板,其 中该第一V字型凸块及该第二V字型凸块系皆形成 于该共同电极之上,该第三V字型凸块、该第五凸 块及该第六凸块系形成于该第一画素电极之上,该 第四V字型凸块、该第七凸块及该第八凸块系形成 于该第二画素电极之上。 37.如申请专利范围第33项所述之液晶显示面板,其 中该第一多显示域调整装置更包括一第一V字型狭 缝、一第一狭缝及一第二狭缝,该第一V字型狭缝 系与该第一V字型凸块同向而平行设置,并位于该 第一凸块及该第二凸块之间,该第一狭缝及该第二 狭缝系分别与该第一凸块及该第二凸块平行,该第 一V字型凸块系位于该第一狭缝、该第二狭缝及该 第一V字型狭缝之间; 其中,该第二多显示域调整装置更包括一第二V字 型狭缝、一第三狭缝及一第四狭缝,该第二V字型 狭缝系与该第二V字型凸块同向而平行设置,并位 于该第三凸块及该第四凸块之间,该第三狭缝及该 第四狭缝系分别与该第三凸块及该第四凸块平行, 该第二V字型凸块系位于该第三狭缝、该第四狭缝 及该第二V字型狭缝之间。 38.如申请专利范围第37项所述之液晶显示面板,其 中该第一V字型凸块系形成于该第一画素电极之上 ,该第二V字型凸块系形成于该第二画素电极之上, 该第一V字型狭缝、该第一狭缝、该第二狭缝、该 第二V字型狭缝、该第三狭缝及该第四狭缝系皆形 成于该共同电极中。 39.如申请专利范围第37项所述之液晶显示面板,其 中该第一V字型凸块及该第二V字型凸块系皆形成 于该共同电极之上,该第一V字型狭缝、该第一狭 缝及该第二狭缝系皆形成于该第一画素电极中,该 第二V字型狭缝、该第三狭缝及该第四狭缝系形成 于该第二画素电极中。 40.如申请专利范围第31项所述之液晶显示面板,其 中该第一多显示域调整装置包括一第一V字型狭缝 ,该第一V字型狭缝具有相互垂直连接之一第一狭 缝及一第二狭缝,该第二狭缝之一端系对应于该第 一薄膜电晶体,该第一狭缝及该第二狭缝之连接处 系对应于该第一画素电极之一第一侧边,该第一侧 边系与该第二资料线平行,并邻近于该第二资料线 ,该第一狭缝及该第二狭缝和该第一侧边之间的夹 角皆为45度; 其中,该第二多显示域调整装置包括一与该第一V 字型狭缝反向设置之第二V字型狭缝,该第二V字型 狭缝具有相互垂直连接之一第三狭缝及一第四狭 缝,该第三狭缝及该第四狭缝系分别与该第二狭缝 及该第一狭缝平行,该第四狭缝之一端系对应于该 第二薄膜电晶体,该第三狭缝及该第四狭缝之连接 处系对应于该第二画素电极之一第二侧边,该第二 侧边系与该第一资料线平行,并邻近于该第一资料 线,该第三狭缝及该第四狭缝和该第二侧边之间的 夹角皆为45度。 41.如申请专利范围第40项所述之液晶显示面板,其 中该第一多显示域调整装置更包括一第三V字型狭 缝、一第五狭缝及一第六狭缝,该第三V字型狭缝 系与该第一V字型狭缝同向而平行设置,并位于该 第一狭缝及该第二狭缝之间,该第五狭缝及该第六 狭缝系分别与该第一狭缝及该第二狭缝平行,该第 一V字型狭缝系位于该第五狭缝、该第六狭缝及该 第三V字型狭缝之间; 其中,该第二多显示域调整装置更包括一第四V字 型狭缝、一第七狭缝及一第八狭缝,该第四V字型 狭缝系与该第二V字型狭缝同向而平行设置,并位 于该第三狭缝及该第四狭缝之间,该第七狭缝及该 第八狭缝系分别与该第三狭缝及该第四狭缝平行, 该第二V字型狭缝系位于该第七狭缝、该第八狭缝 及该第四V字型狭缝之间。 42.如申请专利范围第41项所述之液晶显示面板,其 中该第一V字型狭缝系形成于该第一画素电极中, 该第二V字型狭缝系形成于该第二画素电极中,该 第三V字型狭缝、该第五狭缝、该第六狭缝、该第 四V字型狭缝、该第七狭缝及该第八狭缝系皆形成 于该共同电极中。 43.如申请专利范围第41项所述之液晶显示面板,其 中该第一V字型狭缝及该第二V字型狭缝系形成于 该共同电极中,该第三V字型狭缝、该第五狭缝及 该第六狭缝系皆形成于该第一画素电极中,该第四 V字型狭缝、该第七狭缝及该第八狭缝系形成于该 第二画素电极中。 44.如申请专利范围第40项所述之液晶显示面板,其 中该第一多显示域调整装置更包括一第一V字型凸 块、一第一凸块及一第二凸块,该第一V字型凸块 系与该第一V字型狭缝同向而平行设置,并位于该 第一狭缝及该第二狭缝之间,该第一凸块及该第二 凸块系分别与该第一狭缝及该第二狭缝平行,该第 一V字型狭缝系位于该第一凸块、该第二凸块及该 第一V字型狭缝之间; 其中,该第二多显示域调整装置更包括一第二V字 型凸块、一第三凸块及一第四凸块,该第二V字型 凸块系与该第二V字型狭缝同向而平行设置,并位 于该第三狭缝及该第四狭缝之间,该第三凸块及该 第四凸块系分别与该第三狭缝及该第四狭缝平行, 该第二V字型狭缝系位于该第三凸块、该第四凸块 及该第二V字型凸块缝之间。 45.如申请专利范围第44项所述之液晶显示面板,其 中该第一V字型狭缝系形成于该第一画素电极中, 该第二V字型狭缝系形成于该第二画素电极中,该 第一V字型凸块、该第一凸块、该第二凸块、该第 二V字型凸块、该第三凸块及该第四凸块系皆形成 于该共同电极之上。 46.如申请专利范围第44项所述之液晶显示面板,其 中该第一V字型狭缝及该第二V字型狭缝系形成于 该共同电极中,该第一V字型凸块、该第一凸块及 该第二凸块系皆形成于该第一画素电极中,该第二 V字型凸块、该第三凸块及该第四 凸块系皆形成 于该第二画素电极之上。 47.如申请专利范围第31项所述之液晶显示面板,其 中该第一多显示域调整装置包括一第一W字型凸块 ,该第一W字型凸块具有依序相互垂直连接之一第 一凸块、一第二凸块、一第三凸块及一第四凸块, 该第一凸块及该第二凸块系分别与该第三凸块及 该第四凸块平行,该第四凸块之一端系对应于该第 一薄膜电晶体,该第一凸块及该第二凸块之连接处 和该第三凸块及第四凸块之连接处系对应于该第 一画素电极之一第一侧边,该第一侧边系与该第二 资料线平行,并邻近于该第二资料线,该第二凸块 及该第三凸块之连接处系对应于该第一画素电极 之一与该第一侧边相对之第二侧边,该第二侧边系 与该第一资料线平行,并邻近于该第一资料线,该 第一凸块、该第二凸块、该第三凸块及该第四凸 块和该第一侧边之间的夹角皆为45度,该第二凸块 及该第三凸块和该第二侧边之间的夹角皆为45度; 其中,该第二多显示域调整装置包括一与该第一W 字型凸块反向设置的第二W字型凸块,该第二W字型 凸块具有依序相互垂直连接之一第五凸块、一第 六凸块、一第七凸块及一第八凸块,该第五凸块及 该第七凸块系与该第二凸块及该第四凸块平行,该 第六凸块及该第八凸块系与该第一凸块及该第三 凸块平行,该第八凸块之一端系对应于该第二薄膜 电晶体,该第五凸块及该第六凸块之连接处和该第 七凸块及第八凸块之连接处系对应于该第二画素 电极之一第三侧边,该第三侧边系与该第一资料线 平行,并邻近于该第一资料线,该第六凸块及该第 七凸块之连接处系对应于该第二画素电极之一与 该第三侧边相对之第四侧边,该第四侧边系与该第 二资料线平行,并邻近于该第二资料线,该第五凸 块、该第六凸块、该第七凸块及该第八凸块和该 第三侧边之间的夹角皆为45度,该第六凸块及该第 七凸块和该第四侧边之间的夹角皆为45度。 48.如申请专利范围第47项所述之液晶显示面板,其 中该第一多显示域调整装置更包括一第一V字型凸 块、一第二V字型凸块、一第三V字型凸块、一第 九凸块及一第十凸块,该第一V字型凸块系与该第 一凸块及该第二凸块所形成之V字形结构同向而平 行设置,并位于该第一凸块及该第二凸块之间,该 第二V字型凸块系与该第二凸块及该第三凸块所形 成之V字形结构同向而平行设置,并位于该第二凸 块及该第三凸块之间,该第三V字型凸块系与该第 三凸块及该第四凸块所形成之V字形结构同向而平 行设置,并位于该第三凸块及该第四凸块之间,该 第九凸块及该第十凸块系分别与该第一凸块及该 第四凸块平行,该第一凸块系位于该第一V字型凸 块及该第九凸块之间,该第四凸块系位于该第三V 字型凸块及该第十凸块之间; 其中,该第二多显示域调整装置更包括一第四V字 型凸块、一第五V字型凸块、一第六V字型凸块、 一第十一凸块及一第十二凸块,该第四V字型凸块 系与该第五凸块及该第六凸块所形成之V字形结构 同向而平行设置,并位于该第五凸块及 该第六凸 块之间,该第五V字型凸块系与该第六凸块及该第 七凸块所形成之V字形结构同向而平行设置,并位 于该第六凸块及该第七凸块之间,该第六V字型凸 块系与该第七凸块及该第八凸块所形成之V字形结 构同向而平行设置,并位于该第七凸块及该第八凸 块之间,该第十一凸块及该第十二凸块系分别与该 第五凸块及该第八凸块平行,该第五凸块系位于该 第四V字型凸块及该第十一凸块之间,该第八凸块 系位于该第六V字型凸块及该第十二凸块之间。 49.如申请专利范围第48项所述之液晶显示面板,其 中该第一W字型凸块系形成于该第一画素电极上, 该第二W字型凸块系形成于该第二画素电极上,该 第一V字型凸块、该第二V字型凸块、该第三V字型 凸块、该第九凸块、该第十凸块、该第四V字型凸 块、该第五V字型凸块、该第六V字型凸块、该第 十一凸块及该第十二凸块系皆形成于该共同电极 上。 50.如申请专利范围第48项所述之液晶显示面板,其 中该第一W字型凸块及该第二W字型凸块系形成于 该共同电极之上,该第一V字型凸块、该第二V字型 凸块、该第三V字型凸块、该第九凸块及该第十凸 块系皆形成于该第一画素电极之上,该第四V字型 凸块、该第五V字型凸块、该第六V字型凸块、该 第十一凸块及该第十二凸块系皆形成于该第二画 素电极之上。 51.如申请专利范围第47项所述之液晶显示面板,其 中该第一多显示域调整装置更包括一第一V字型狭 缝、一第二V字型狭缝、一第三V字型狭缝、一第 一狭缝及一第二狭缝,该第一V字型狭缝系与该第 一凸块及该第二凸块所形成之V字形结构同向而平 行设置,并位于该第一凸块及该第二凸块之间,该 第二V字型狭缝系与该第二凸块及该第三凸块所形 成之V字形结构同向而平行设置,并位于该第二凸 块及该第三凸块之间,该第三V字型狭缝系与该第 三凸块及该第四凸块所形成之V字形结构同向而平 行设置,并位于该第三凸块及该第四凸块之间,该 第一狭缝及该第二狭缝系分别与该第一凸块及该 第四凸块平行,该第一凸块系位于该第一V字型狭 缝及该第一狭缝之间,该第四凸块系位于该第三V 字型狭缝及该第二狭缝之间; 其中,该第二多显示域调整装置更包括一第四V字 型狭缝、一第五V字型狭缝、一第六V字型狭缝、 一第三狭缝及一第四狭缝,该第四V字型狭缝系与 该第五凸块及该第六凸块所形成之V字形结构同向 而平行设置,并位于该第五凸块及该第六凸块之间 ,该第五V字型狭缝系与该第六凸块及该第七凸块 所形成之V字形结构同向而平行设置,并位于该第 六凸块及该第七凸块之间,该第六V字型狭缝系与 该第七凸块及该第八凸块所形成之V字形结构同向 而平行设置,并位于该第七凸块及该第八凸块之间 ,该第三狭缝及该第四狭缝系分别与该第五凸块及 该第八凸块平行,该第五凸块系位于该第四V字型 狭缝及该第三狭缝之间,第八凸块系位于该第六V 字型狭缝及该第四狭缝之间。 52.如申请专利范围第51项所述之液晶显示面板,其 中该第一W字型凸块系形成于该第一画素电极之上 ,该第二W字型凸块系形成于该第二画素电极之上, 该第一V字型狭缝、该第二V字型狭缝、该第三V字 型狭缝、该第一狭缝、该第二狭缝、该第四V字型 狭缝、该第五V字型狭缝、该第六V字型狭缝、该 第三狭缝及该第四狭缝系皆形成于该共同电极中 。 53.如申请专利范围第51项所述之液晶显示面板,其 中该第一W字型凸块及该第二W字型凸块系形成于 该共同电极之上,该第一V字型狭缝、该第二V字型 狭缝、该第三V字型狭缝、该第一狭缝及该第二狭 缝系皆形成于该第一画素电极中,该第四V字型狭 缝、该第五V字型狭缝、该第六V字型狭缝、该第 三狭缝及该第四狭缝系皆形成于该第二画素电极 中。 54.如申请专利范围第31项所述之液晶显示面板,其 中该第一多显示域调整装置包括一第一W字型狭缝 ,该第一W字型狭缝具有依序相互垂直连接之一第 一狭缝、一第二狭缝、一第三狭缝及一第四狭缝, 该第一狭缝及该第二狭缝系分别与该第三狭缝及 该第四狭缝平行,该第四狭缝之一端系对应于该第 一薄膜电晶体,该第一狭缝及该第二狭缝之连接处 和该第三狭缝及第四狭缝之连接处系对应于该第 一画素电极之一第一侧边,该第一侧边系与该第二 资料线平行,并邻近于该第二资料线,该第二狭缝 及该第三狭缝之连接处系对应于该第一画素电极 之一与该第一侧边相对之第二侧边,该第二侧边系 与该第一资料线平行,并邻近于该第一资料线,该 第一狭缝、该第二狭缝、该第三狭缝及该第四狭 缝和该第一侧边之间的夹角皆为45度,该第二狭缝 及该第三狭缝和该第二侧边之间的夹角皆为45度; 其中,该第二多显示域调整装置包括一与该第一W 字型狭缝反向设置的第二W字型狭缝,该第二W字型 狭缝具有依序相互垂直连接之一第五狭缝、一第 六狭缝、一第七狭缝及一第八狭缝,该第五狭缝及 该第七狭缝系与该第二狭缝及该第四狭缝平行,该 第六狭缝及该第八狭缝系与该第一狭缝及该第三 狭缝平行,该第八狭缝之一端系对应于该第二薄膜 电晶体,该第五狭缝及该第六狭缝之连接处和该第 七狭缝及第八狭缝之连接处系对应于该第二画素 电极之一第三侧边,该第三侧边系与该第一资料线 平行,并邻近于该第一资料线,该第六狭缝及该第 七狭缝之连接处系对应于该第二画素电极之一与 该第三侧边相对之第四侧边,该第四侧边系与该第 二资料线平行,并邻近于该第二资料线,该第五狭 缝、该第六狭缝、该第七狭缝及该第八狭缝和该 第三侧边之间的夹角皆为45度,该第六狭缝及该第 七狭缝和该第四侧边之间的夹角皆为45度。 55.如申请专利范围第54项所述之液晶显示面板,其 中该第一多显示域调整装置更包括一第一V字型狭 缝、一第二V字型狭缝、一第三V字型狭缝、一第 九狭缝及一第十狭缝,该第一V字型狭缝系与该第 一狭缝及该第二狭缝所形成之V字形结构同向而平 行设置,并位于该第一狭缝及该第二狭缝之间,该 第二V字型狭缝系与该第二狭缝及该第三狭缝所形 成之V字形结构同向而平行设置,并位于该第二狭 缝及该第三狭缝之间,该第三V字型狭缝系与该第 三狭缝及该第四狭缝所形成之V字形结构同向而平 行设置,并位于该第三狭缝及该第四狭缝之间,该 第十一狭缝及该第十二狭缝系分别与该第五狭缝 及该第八狭缝平行,该第五狭缝系位于该第四V字 型狭缝及该第十一狭缝之间,该第八狭缝系位于该 第六V字型狭缝及该第十二狭缝之间; 其中,该第二多显示域调整装置更包括一第四V字 型狭缝、一第五V字型狭缝、一第六V字型狭缝、 一第十一狭缝及一第十二狭缝,该第四V字型狭缝 系与该第五狭缝及该第六狭缝所形成之V字形结构 同向而平行设置,并位于该第五狭缝及该第六狭缝 之间,该第五V字型狭缝系与该第六狭缝及该第七 狭缝所形成之V字形结构同向而平行设置,并位于 该第六狭缝及该第七狭缝之间,该第六V字型狭缝 系与该第七狭缝及该第八狭缝所形成之V字形结构 同向而平行设置,并位于该第七狭缝及该第八狭缝 之间,该第十一狭缝及该第十二狭缝系分别与该第 五狭缝及该第八狭缝平行,该第五狭缝系位于该第 四V字型狭缝及该第十一狭缝之间,该第八狭缝系 位于该第六V字型狭缝及该第十二狭缝之间。 56.如申请专利范围第55项所述之液晶显示面板,其 中该第一W字型狭缝系形成于该第一画素电极上, 该第二W字型狭缝系形成于该第二画素电极中,该 第一V字型狭缝、该第二V字型狭缝、该第三V字型 狭缝、该第九狭缝、该第十狭缝、该第四V字型狭 缝、该第五V字型狭缝、该第六V字型狭缝、该第 十一狭缝及该第十二狭缝系皆形成于该共同电极 中。 57.如申请专利范围第55项所述之液晶显示面板,其 中该第一W字型狭缝及该第二W字型狭缝系形成于 该共同电极中,该第一V字型狭缝、该第二V字型狭 缝、该第三V字型狭缝、该第九狭缝及该第十狭缝 系皆形成于该第一画素电极中,该第四V字型狭缝 、该第五V字型狭缝、该第六V字型狭缝、该第十 一狭缝及该第十二狭缝系皆形成于该第二画素电 极中。 58.如申请专利范围第54项所述之液晶显示面板,其 中该第一多显示域调整装置更包括一第一V字型凸 块、一第二V字型凸块、一第三V字型凸块、一第 一凸块及一第二凸块,该第一V字型凸块系与该第 一凸块及该第二凸块所形成之V字形结构同向而平 行设置,并位于该第一凸块及该第二凸块之间,该 第二V字型凸块系与该第二凸块及该第三凸块所形 成之V字形结构同向而平行设置,并位于该第二凸 块及该第三凸块之间,该第三V字型凸块系与该第 三凸块及该第四凸块所形成之V字形结构同向而平 行设置,并位于该第三凸块及该第四凸块之间,该 第一凸块及该第二凸块系分别与该第一狭缝及该 第四狭缝平行,该第一狭缝系位于该第一V字型凸 块及该第一凸块之间,该第四狭缝系位于该第三V 字型凸块及该第二凸块之间; 其中,该第二多显示域调整装置更包括一第四V字 型凸块、一第五V字型凸块、一第六V字型凸块、 一第三凸块及一第四凸块,该第四V字型凸块系与 该第五凸块及该第六凸块所形成之V字形结构同向 而平行设置,并位于该第五凸块及该第六凸块之间 ,该第五V字型凸块系与该第六凸块及该第七凸块 所形成之V字形结构同向而平行设置,并位于该第 六凸块及该第七凸块之间,该第六V字型凸块系与 该第七凸块及该第八凸块所形成之V字形结构同向 而平行设置,并位于该第七凸块及该第八凸块之间 ,该第三凸块及该第四凸块系分别与该第五狭缝及 该第八狭缝平行,该第五狭缝系位于该第四V字型 凸块及该第三凸块之间,第八狭缝系位于该第六V 字型凸块及该第四凸块之间。 59.如申请专利范围第58项所述之液晶显示面板,其 中该第一W字型狭缝系形成于该第一画素电极中, 该第二W字型狭缝系形成于该第二画素电极中,该 第一V字型凸块、该第二V字型凸块、该第三V字型 凸块、该第一凸块、该第二凸块、该第四V字型凸 块、该第五V字型凸块、该第六V字型凸块、该第 三凸块及该第四凸块系皆形成于该共同电极之上 。 60.如申请专利范围第58项所述之液晶显示面板,其 中该第一W字型狭缝及该第二W字型狭缝系形成于 该共同电极中,该第一V字型凸块、该第二V字型凸 块、该第三V字型凸块、该第一凸块及该第二凸块 系皆形成于该第一画素电极之上,该第四V字型凸 块、该第五V字型凸块、该第六V字型凸块、该第 三凸块及该第四凸块系皆形成于该第二画素电极 之上。 图式简单说明: 第1A图绘示乃传统之多显示域垂直配向型液晶显 示面板之部分电路架构的平面示意图。 第1B图绘示乃沿着第1A图之剖面线1B-1B'所示之液晶 显示面板的剖面图。 第1C图绘示乃第1A图之W字型连续凸块将画素调整 成多个显示域时之状态的示意图。 第1D图绘示乃对应于第1C图之显示域之透光区域的 示意图。 第2A图绘示乃依照本发明之实施例一之多显示域 垂直配向型液晶显示面板之部分电路架构的平面 示意图。 第2B图绘示乃沿着第2A图之剖面线2B-2B'所示之液晶 显示面板的剖面图。 第2C图绘示乃第2B图之液晶层于四显示域中之液晶 分子之倒向方位的示意图。 第2D图绘示乃第2A图之多显示域调整装置将画素调 整成多个显示域时之状态的示意图。 第2E图绘示乃对应于第2D图之显示域之透光区域的 示意图。 第3A图绘示乃依照本发明之实施例二之多显示域 垂直配向型液晶显示面板之部分电路架构的平面 示意图。 第3B图绘示乃沿着第3A图之剖面线3B-3B'所示之液晶 显示面板的剖面图。 第3C图绘示乃本发明之实施例二之具有狭缝之画 素电极的示意图。 第4A图绘示乃依照本发明之实施例三之多显示域 垂直配向型液晶显示面板之部分电路架构的平面 示意图。 第4B图绘示乃沿着第4A图之剖面线4B-4B'所示之液晶 显示面板的剖面图。 第5A图绘示乃依照本发明之实施例四之多显示域 垂直配向型液晶显示面板之部分电路架构的平面 示意图。 第5B图绘示乃沿着第5A图之剖面线5B-5B'所示之液晶 显示面板的剖面图。 第5C图绘示乃本发明之实施例四之具有狭缝之画 素电极的示意图。 第6A图绘示乃依照本发明之实施例五之多显示域 垂直配向型液晶显示面板之部分电路架构的平面 示意图。 第6B图绘示乃沿着第6A图之剖面线6B-6B'所示之液晶 显示面板的剖面图。 第6C图绘示乃第6B图之液晶层于四显示域中之液晶 分子之倒向方位的示意图。 第6D图绘示乃第6A图之多显示域调整装置将画素调 整成多个显示域时之状态的示意图。 第6E图绘示乃对应于第6D图之显示域之透光区域的 示意图。 第7A图绘示乃依照本发明之实施例六之多显示域 垂直配向型液晶显示面板之部分电路架构的平面 示意图。 第7B图绘示乃沿着第7A图之剖面线7B-7B'所示之液晶 显示面板的剖面图。 第7C图绘示乃本发明之实施例六之具有狭缝之画 素电极的示意图。 第8A图绘示乃依照本发明之实施例七之多显示域 垂直配向型液晶显示面板之部分电路架构的平面 示意图。 第8B图绘示乃沿着第8A图之剖面线8B-8B'所示之液晶 显示面板的剖面图。 第9A图绘示乃依照本发明之实施例八之多显示域 垂直配向型液晶显示面板之部分电路架构的平面 示意图。 第9B图绘示乃沿着第9A图之剖面线9B-9B'所示之液晶 显示面板的剖面图。 第9C图绘示乃本发明之实施例八之具有狭缝之画 素电极的示意图。
地址 台南县台南科学工业园区奇业路1号