发明名称 一种藉由ITO走线方式与阻値规范达到静电防治功效之设计方法
摘要 一种藉由ITO走线方式与阻值规范达到静电防治功效之设计方法,系在规范一种ITO走线方式,在不加任何元件来提高LCM的静电防护能力的情况下,即可达到过去静电防护设计的理念。本发明IC走线设计,只须遵循ITO接脚的走线方式,在转折处施以圆弧方式设计,并于特殊脚位以较佳的阻抗值去规范,便可以有效地防止静电所导致的IC损坏,或其他元件功能的散失。
申请公布号 TW548821 申请公布日期 2003.08.21
申请号 TW091113827 申请日期 2002.06.21
申请人 胜华科技股份有限公司 发明人 张家华
分类号 H01L23/60 主分类号 H01L23/60
代理机构 代理人 简靖峰 台中市西屯区大墩二十街一一六号四楼之二
主权项 1.一种藉由ITO走线方式与阻値规范达到静电防治功效之设计方法,其作法如下所述:(1)重置指令控制接脚(Reset Pin)的走线规范:在ITO走线方式,在转折处以圆弧角设计,而角度设计列入规范,而此绕线方式以符合适当的阻抗値;(2)重要类比电路脚位的走线绘制规范:类比脚位不因空间利用问题,因此以最低功率消耗为优先考量,减少电源运送间的消耗;(3)其余脚位走线方式采由粗渐细规范,以避免面积急遽变化:其余脚位走线方式(同时考量利用面积),改采IC脚位端到连接端最小间距为设计要点;(4)重置指令控制接脚(Reset Pin)阻値规范:考量IC设计时是否加入高阻抗,如未加入高阻抗时,设计一最佳串接阻抗或抗杂讯干扰,若已加入则数値直接纳入考量。图式简单说明:图一为ITO导线电路制程之流程图;图二为以WI-C1402X改善前走线制造图;图三为以WI-C1402X改善后走线制造图;图四为以WI-C1402X改善后重置脚位规范一示意图;图五为以WI-C1402X改善后重置脚位规范二示意图;图六为以WI-C1402X改善后重置脚位规范三示意图;图七为以WI-C1402X改善后重置脚位规范四示意图;图八为高压静电烧毁邻近脚位之示意图;图九为WD-G0906V3改善后走线制造图;图十为连接端之转折处快速由粗变细造成烧毁实例示意图;图十一为转角处以直角转折造成烧毁实例一示意图;以及图十二为转角处以直角转折造成烧毁实例二示意图。
地址 台中县潭子乡台中加工出口区建国路九之二号