发明名称 |
具有许多存储器组的同步半导体存储器设备和控制该设备的方法 |
摘要 |
一种同步半导体存储器设备,包括:许多存储器组,它们从存储单元读取数据并向存储单元写入数据,一种命令解码器电路,该电路接收命令,检测该命令是读取命令还是写入命令,并且,当检测到读取命令或写入命令时,输出一个第一控制信号,该信号能促使在许多存储器组中进行读取操作或写入操作;存储器组选择电路,它们激活一个第二控制信号以激活每一个存储器组,以及存储器组计时器电路,它们停用被激活的第二控制信号并且执行控制的方式可以使第二控制信号在测试模式下被停用的时间不同于在正常模式下被停用的时间。 |
申请公布号 |
CN1435843A |
申请公布日期 |
2003.08.13 |
申请号 |
CN03103548.5 |
申请日期 |
2003.01.29 |
申请人 |
株式会社东芝 |
发明人 |
熊崎規泰;大島成夫;川口一昭 |
分类号 |
G11C11/4063;G11C11/413;G11C7/00 |
主分类号 |
G11C11/4063 |
代理机构 |
中国国际贸易促进委员会专利商标事务所 |
代理人 |
付建军 |
主权项 |
1.一种同步半导体存储器设备,包括:许多存储器组,每个存储器组都包括许多连接到许多字线的存储单元,并且从存储单元读取数据并且将数据写入到存储单元中;一种命令解码器电路,该电路接收与外部时钟信号同步输入的命令,检测该命令是读取命令还是写入命令,并且,当检测到读取命令或写入命令时,输出一个第一控制信号,该信号能促使在许多存储器组中进行读取操作或写入操作;许多存储器组选择电路,它们是为许多存储器组提供的,并形成一对一的对应关系,接收第一控制信号,激活一个第二控制信号,以根据第一控制信号激活每一个存储器组,并且向许多存储器组输出第二控制信号;以及许多存储器组计时器电路,它们连接到许多存储器组选择电路,并形成一对一的对应关系,并且,在第二控制信号被激活之后,与内部时钟信号同步地停用被激活的第二控制信号,内部时钟信号与外部时钟信号同步,并且以这样的方式执行控制,以使第二控制信号在测试模式下被停用的时间不同于在正常模式下被停用的时间。 |
地址 |
日本东京都 |